用于非均匀采样信号的可变插值器和方法

    公开(公告)号:CN101167254B

    公开(公告)日:2010-10-06

    申请号:CN200680014664.7

    申请日:2006-04-28

    IPC分类号: H03M7/00 G06F17/17

    摘要: 可变插值器(110)具有插值因子L以对输入信号(124)进行插值,其中L为可变的并且包括最小值。可变插值器包括差分器(110-1)、斩波器(112)以及积分器(110-2)。差分器(110-1)响应差分器输入信号以执行插值的差分器部分并提供差分器结果信号(134)。斩波器被耦合到差分器以将差分器结果信号斩波为L的最小值的函数,其中对于包含其中存在至少一个最短持续时间的采样和至少一个超过最短持续时间的持续时间的采样的非均匀采样信号的插值器输入信号,L的最小值对应于最短持续时间的采样的持续时间,而对于包含其中采样为固定持续时间的均匀采样信号的插值器输入信号,L的最小值对应于固定持续时间。积分器响应斩波差分器结果信号以执行插值的积分器部分并提供积分器结果信号,对应于可变插值器的输出(142)。

    用于转换视频信号的分辨率的方法及其装置

    公开(公告)号:CN100463493C

    公开(公告)日:2009-02-18

    申请号:CN200410086964.9

    申请日:2004-10-20

    IPC分类号: H04N5/14 H04N7/01 G06T3/40

    摘要: 本发明提供一种转换视频信号的分辨率的方法,该方法包括:(a)基于输入视频信号的分辨率和输出视频信号的期望分辨率计算向上取样比率和向下取样比率;(b)通过将向上取样比率和向下取样比率乘以旁瓣数量来计算滤波器抽头的数量;(c)将窗函数和正弦函数相乘来计算滤波器抽头的相同数量的第一滤波器系数;(d)从第一滤波器系数中减去高斯函数与窗函数相乘的结果来计算最终滤波器系数,然后归一化最终滤波器系数;以及(e)通过调整依靠于向上取样比率和向下取样比率的输入视频信号的取样比率,来基于最终滤波器系数在垂直和水平方向上进行滤波,从而使在没有增加需要计算最佳滤波器系数并然后滤波输入图像信号的附加清晰度增强电路的情况下获得清楚的视频图像成为可能。

    用于非均匀采样信号的可变插值器和方法

    公开(公告)号:CN101167254A

    公开(公告)日:2008-04-23

    申请号:CN200680014664.7

    申请日:2006-04-28

    IPC分类号: H03M7/00 G06F17/17

    摘要: 可变插值器(110)具有插值因子L以对输入信号(124)进行插值,其中L为可变的并且包括最小值。可变插值器包括差分器(110-1)、斩波器(112)以及积分器(110-2)。差分器(110-1)响应差分器输入信号以执行插值的差分器部分并提供差分器结果信号(134)。斩波器被耦合到差分器以将差分器结果信号斩波为L的最小值的函数,其中对于包含其中存在至少一个最短持续时间的采样和至少一个超过最短持续时间的持续时间的采样的非均匀采样信号的插值器输入信号,L的最小值对应于最短持续时间的采样的持续时间,而对于包含其中采样为固定持续时间的均匀采样信号的插值器输入信号,L的最小值对应于固定持续时间。积分器响应斩波差分器结果信号以执行插值的积分器部分并提供积分器结果信号,对应于可变插值器的输出(142)。

    使用查找表的块内插滤波器结构

    公开(公告)号:CN1226888C

    公开(公告)日:2005-11-09

    申请号:CN02154748.3

    申请日:2002-09-07

    发明人: 李圭夏 李忠容

    IPC分类号: H04Q7/20 H03H17/02 H03H15/00

    CPC分类号: H03K5/159 H03H17/0657

    摘要: 基于查找表(LUT)的本发明使得能够在一个需要高速处理的地方进行低速滤波。尤其是,这种具有块结构的查找表结构有利于低速滤波和降低存储器使用率。由本发明提出的这种滤波器结构与那些传统的结构具有相同的性能,并且以低速率和低能量作为取代而对以前需要以高速率处理的一个内插过程进行滤波。而且,与传统的基于查找表(LUT)的滤波器相比,本发明提供一种降低了存储需求的新的滤波器结构。总之,本发明提供了一种新的滤波器结构,这种结构能够提供一种实现在一个无线通信系统中发送终端内的作为高速处理器的低复杂性和低功耗内插滤波器的新的滤波器结构。

    内插或抽选信号之方法及设备

    公开(公告)号:CN1610342A

    公开(公告)日:2005-04-27

    申请号:CN200410087056.1

    申请日:2004-10-22

    IPC分类号: H04L25/02

    摘要: 一种用于内插、或抽选一信号的方法以及设备系被提供,该信号系藉由复数个串联连接之信号处理装置而进行处理,且该等信号处理装置至少包括用于增加、或降低该信号之一时钟速率的装置,以及滤波装置。而为了达成对不同操作模式、或传输标准的适应,该等串联连接之信号处理装置的个别部分系可以藉由旁路而进行桥接,此外,该等滤波装置的滤波参数系可以加以变化,以及,该信号之一时钟速率藉以增加或降低的因子系可以加以改变。

    数字下变频器
    6.
    发明公开

    公开(公告)号:CN1545764A

    公开(公告)日:2004-11-10

    申请号:CN02816357.5

    申请日:2002-08-14

    IPC分类号: H03M3/00 H03M3/02 H03M7/00

    摘要: 本发明公开了一种数字下变频器(100)。所述数字下变频器(100)包括用于接收输入信号(101)的输入端(102),耦合到所述输入端以便下变频所述输入信号的混频器电路(106),以及耦合到所述混频器的抽取电路(115)。所述抽取电路用于借助基于所述输入信号的特性而选取的因数,来抽取所述下变频后信号。所述数字下变频器还包括耦合到所述抽取电路(115)的输出端的信号调节电路(118)、耦合到所述抽取电路的内插器(1220)、耦合到所述内插器的第二混频器电路(126),所述信号调节电路调节所抽取的信号,所述内插器增加所述调节后的信号内的样本数量,而所述第二混频器电路用于以所述调节后的信号调制载波。

    虚拟采样率增加的音频滤波

    公开(公告)号:CN105393456A

    公开(公告)日:2016-03-09

    申请号:CN201480030470.0

    申请日:2014-03-26

    IPC分类号: H03H17/00 G06F17/10

    摘要: 本发明广义上涉及一种通过应用复合音频滤波器来对音频信号进行数字滤波的方法。该复合音频滤波器可以通过将一个音频滤波器应用于另一个音频滤波器来获得,每一个音频滤波器具有相同的预定采样率,包括多个邻近采样点。该另一个音频滤波器还可以包括在其邻近采样点中的相邻采样点之间的一个或多个介于中间的采样点。可以将一个音频滤波器相对于另一个音频滤波器在调节后的采样率下应用于该另一个音频滤波器。该调节后的采样率可以相对于该另一个滤波器的邻近采样点的数目与介于中间的采样点的数目成反比。针对使用该调节后的采样率得到的该复合滤波器的频率响应曲线可以更能指示理想化的低通滤波器。与不使用调节后的采样率的频率响应(用虚线详细示出)相比,使用调节后的采样率的频率响应可以显示出更加钟形的特点。

    采样率转换器的数据流控制机制

    公开(公告)号:CN102742157B

    公开(公告)日:2015-10-21

    申请号:CN201180006170.5

    申请日:2011-01-07

    IPC分类号: H03H17/06 H04L7/00

    摘要: 一种用于执行对以第一频率定时并以第二频率输出的输入数据流的采样率转换的采样率转换器,包括:用于对输入数据流进行上采样的电路(2);用于对经上采样的输入数据流进行滤波的滤波器(3);用于对经上采样及滤波的输入数据流进行内插的内插滤波器(4);用于对经上采样、滤波及内抽的输入数据流进行存储的FIFO(5),所述存储以所述第一频率执行,并且对所述FIFO的读取以所述第二频率执行,从而以第二对应速率来输出所存储数据;该采样率转换器的特征在于还包括:控制块(10),所述控制块(10)包括用于生成所述第一频率的数控振荡器(NCO),所述NCO的控制基于表示所述FIFO状态的信息以及表示数据调制和采样率比变化的信息。

    一种插值滤波方法及插值滤波器

    公开(公告)号:CN103997355A

    公开(公告)日:2014-08-20

    申请号:CN201310054152.5

    申请日:2013-02-20

    IPC分类号: H04B1/7093 H04B1/7117

    CPC分类号: H03H17/0657

    摘要: 本发明公开了一种插值滤波方法及插值滤波器,包括:设置N个滤波处理单元,滤波处理单元中包含滤波数据缓冲单元,滤波数据缓冲单元中包含M个数据缓冲子单元;逐一将源数据点并行同步的向每个滤波处理单元的滤波数据缓冲单元进行移位输入,在每个滤波数据缓冲单元中的每个数据缓冲子单元均写入源数据点后,对每个滤波处理单元中的源数据点进行滤波运算,并将对每个滤波处理单元的本次滤波运算的运算结果分别输出到输出数据缓冲单元中;向每个滤波处理单元的滤波数据缓冲单元移位输入下一个源数据点,直到对每个滤波处理单元进行X次滤波运算,得到X个运算结果并将运算结果输出,其中,X为源数据点的个数。

    数据处理装置以及时基调整方法

    公开(公告)号:CN100542023C

    公开(公告)日:2009-09-16

    申请号:CN200480030045.8

    申请日:2004-10-11

    发明人: 格哈德·伦策

    IPC分类号: H03H17/02 H03H17/06

    摘要: 本发明涉及一种数据处理装置和调整方法,用于调整第二数据采样的高速率流的时序,第二数据采样的高速率流是根据第一数据采样的低速率流导出的。存储第一数据采样中的预定数据采样,以及,跳过第二数据采样中的第一预定数据采样,从而获得时基的加速,其中,第二数据采样中的第一预定数据采样是根据第一数据采样中的所存储预定数据采样导出的。然后,把第二数据采样中的第二预定数据采样替换成新的第二数据采样,其中,第二数据采样中的第二预定数据采样位于第二数据采样中的被跳过的第一预定数据采样之后,新的第二数据采样是根据第一数据采样中的所存储预定数据采样导出的。其提供的优点在于,可以降低由被跳过的第二数据采样引入的插值错误,同时保持数据处理装置的高效实现,该数据处理装置可以是插值滤波器。