用于解码纠错码的方法和设备

    公开(公告)号:CN1491486A

    公开(公告)日:2004-04-21

    申请号:CN02804842.3

    申请日:2002-02-04

    IPC分类号: H03M13/15 G11B20/18 H03M13/29

    摘要: CIRC码的解码过程包括用于各个输入帧的每隔一个数据码符的单码符延迟操作和奇偶校验码符反相操作,C1字解码操作,解交织操作,C2字解码操作和输出前的双码符延迟操作。如果在双码符延迟操作和输出之前,执行两次(双路操作)C1字解码,解交织和C2字解码,可以提高纠错能力。本发明允许双路操作,也允许单路操作,并使用具有最小容量的单一存储器,其中存储器的三个部分被分配了特定的操作并用一种特殊方式控制存储器。

    改正和检测差错的信号处理器

    公开(公告)号:CN1155965C

    公开(公告)日:2004-06-30

    申请号:CN00802231.3

    申请日:2000-09-08

    发明人: 青木透

    IPC分类号: G11B20/18 H03M13/15

    摘要: 在按照本发明的信号处理器中,如图1所示,对于每个预定块单元,在与高速缓冲存储器16中按顺序存储数据操作的同时,差错改正块152对已接受预定信号处理的数据完成差错改正。然后,解扰/差错检测块153对每个预定块单元的数据完成差错检测,该数据存储在缓冲存储器14中。基于差错检测和差错改正的结果,当数据中存在一些差错时,存储在缓冲存储器14中带差错的数据被读出,再次接受差错改正。当没有差错时,不再进行差错改正,存储在缓冲存储器14中的一块数据发射到主计算机13。

    用于解码纠错码的方法和设备

    公开(公告)号:CN1316751C

    公开(公告)日:2007-05-16

    申请号:CN02804842.3

    申请日:2002-02-04

    IPC分类号: H03M13/15 G11B20/18 H03M13/29

    摘要: CIRC码的解码过程包括用于各个输入帧的每隔一个数据码符的单码符延迟操作和奇偶校验码符反相操作,C1字解码操作,解交织操作,C2字解码操作和输出前的双码符延迟操作。如果在双码符延迟操作和输出之前,执行两次(双路操作)C1字解码,解交织和C2字解码,可以提高纠错能力。本发明允许双路操作,也允许单路操作,并使用具有最小容量的单一存储器,其中存储器的三个部分被分配了特定的操作并用一种特殊方式控制存储器。