-
公开(公告)号:CN113746471B
公开(公告)日:2024-05-07
申请号:CN202111063977.4
申请日:2021-09-10
申请人: 中科寒武纪科技股份有限公司
发明人: 请求不公布姓名
IPC分类号: H03K19/173 , H03K17/00 , G06F7/76
摘要: 本披露公开了一种运算电路、芯片和板卡。该运算电路可以实现为计算装置包括在组合处理装置中,该组合处理装置还可以包括接口装置和其他处理装置。该计算装置与其他处理装置进行交互,共同完成用户指定的计算操作。组合处理装置还可以包括存储装置,该存储装置分别与计算装置和其他处理装置连接,用于存储该计算装置和其他处理装置的数据。本披露的方案对运算电路进行优化,实现多种模式的乘加运算,增加了运算器件的灵活性。
-
公开(公告)号:CN117742665A
公开(公告)日:2024-03-22
申请号:CN202311784631.2
申请日:2023-12-21
申请人: 璞华国际科技(武汉)有限公司
IPC分类号: G06F7/76
摘要: 本发明提供一种可变数据排列方法及排列系统,方法包括:按照是否需要对数据进行分割和每堆数据的高度是否需要一致的条件,确定数据分割的堆数以及每堆数据所需纸张的页数;确定每堆数据的排列顺序以及数据在每页纸张上的排列顺序;按照每堆数据的排列顺序以及数据在每页纸张上的排列顺序,对可变数据进行排列。本发明可按照是否需要每堆高度一致以及是否需要分割的条件,按照不同的方式进行分割以及确定每堆的纸张页数,并按照对应的排列规则对数据进行排列,以满足处理机的切割要求。
-
公开(公告)号:CN109952559B
公开(公告)日:2023-06-06
申请号:CN201780070308.5
申请日:2017-12-29
申请人: 德州仪器公司
发明人: J·兹比奇克
IPC分类号: G06F7/76
摘要: 一种在数字数据处理器中使用的流式传输引擎(2800)指定由多个嵌套循环限定的固定只读数据流。地址产生器(2811、2821)产生数据元素的地址。流磁头寄存器(2818、2828)存储接着将供应到功能单元的数据元素以用作操作数。元素复制单元以指令指定次数任选地复制数据元素。向量掩模单元将从所述元素复制单元接收到的数据元素限于指令指定的向量长度内的最低有效位。如果所述向量长度小于流磁头寄存器大小,那么所述向量掩模单元将所有0存储于所述流磁头寄存器的过量通路中(停用成组复制)或将所述最低有效位的复制副本存储于所述流磁头寄存器(2818、2828)的过量通路中。
-
公开(公告)号:CN114968182A
公开(公告)日:2022-08-30
申请号:CN202210752183.7
申请日:2022-06-29
申请人: 北京知存科技有限公司
发明人: 路瑶
摘要: 本发明实施例提供的用于存算一体芯片的算子拆分方法、控制方法和装置,该拆分方法包括:判断目标算子的行数是否大于最大运行块的行数、目标算子的列数是否大于所述最大运行块的列数,所述最大运算块的行列数为所述目标存算一体芯片的闪存单元阵列的参数;根据判断结果将所述目标算子拆分成多个子算子,另外,在列拆分场合,采用Slice技术进行切片。通过采用上述技术方案,能够使得算子规模适应存算一体芯片的硬件参数,解决当算子的权重矩阵规模超出最大运算块时,不能直接利用该存算一体芯片执行神经网络运算的问题。
-
公开(公告)号:CN113746471A
公开(公告)日:2021-12-03
申请号:CN202111063977.4
申请日:2021-09-10
申请人: 中科寒武纪科技股份有限公司
发明人: 不公告发明人
IPC分类号: H03K19/173 , H03K17/00 , G06F7/76
摘要: 本披露公开了一种运算电路、芯片和板卡。该运算电路可以实现为计算装置包括在组合处理装置中,该组合处理装置还可以包括接口装置和其他处理装置。该计算装置与其他处理装置进行交互,共同完成用户指定的计算操作。组合处理装置还可以包括存储装置,该存储装置分别与计算装置和其他处理装置连接,用于存储该计算装置和其他处理装置的数据。本披露的方案对运算电路进行优化,实现多种模式的乘加运算,增加了运算器件的灵活性。
-
公开(公告)号:CN108733352B
公开(公告)日:2021-06-11
申请号:CN201710279834.4
申请日:2017-04-25
申请人: 上海寒武纪信息科技有限公司
发明人: 不公告发明人
IPC分类号: G06F7/76
摘要: 本公开涉及支持向量排序的装置、方法和应用,其中装置包括数据存储单元、运算模块、控制单元和数据输出单元,其中,数据存储单元,用于存储向量排序指令、待排序的数据向量以及排序向量的中间结果;控制单元,获取所述向量排序指令;运算模块,用于将待排序的数据向量或排序向量的中间结构排序为由小到大的向量或由大到小的向量,排序运算所采用的方法可以配置;数据输出单元,用于存储排序后的向量。
-
公开(公告)号:CN109617653A
公开(公告)日:2019-04-12
申请号:CN201811489008.3
申请日:2018-12-06
申请人: 四川长虹电器股份有限公司
发明人: 康红娟
摘要: 本发明提出一种序列测试的优化实现方法,属于数据通信和信息安全领域。本发明解决了计算机在执行现有序列测试时效率低的问题,其技术方案要点为:首先,对输入的待检序列采用合并多个不同参数下的序列频数统计同时进行基于字节的统计的方式而不是现有的分参数按比特处理方式进行序列频数统计;其次,将参数m=5和m=2时的子序列频数统计流程合并在一起执行;然后,频数统计时基于字节进行处理;最后,进行优化结果判断流程。本发明具有检查高效、占用存储资源小等优点。
-
公开(公告)号:CN109358837A
公开(公告)日:2019-02-19
申请号:CN201811301893.8
申请日:2018-11-02
申请人: 科大讯飞股份有限公司
发明人: 王夏鸣
IPC分类号: G06F7/76
摘要: 本申请公开了一种对象排序调整方法、装置、设备及可读存储介质,本申请在确定达到排序调整时机时,获取对象面板中每一对象当前时刻的被记忆状态,根据每一对象当前时刻的被记忆状态,在所述对象面板中确定出表示被记住的目标对象,进一步确定当前时刻的调整后对象面板,调整后对象面板中所述目标对象的顺序保持与调整前固定不变,除所述目标对象外的其余对象按照当前时刻之前的历史被选中信息,重新调整排序顺序。本申请考虑了对象面板中对象的被记忆状态,保持记住的对象在对象面板中的顺序与调整前不变,并按照当前时刻之前的历史被选中信息,重新调整未记住对象的顺序。对象面板中对象的排序方式更优化,有效提高了检索所需对象的效率。
-
公开(公告)号:CN103229139B
公开(公告)日:2016-06-08
申请号:CN201180056035.1
申请日:2011-09-29
申请人: ARM有限公司
发明人: 戴维·詹姆斯·西尔 , 理查德·罗伊·格里森思怀特 , 奈杰尔·约翰·斯蒂芬斯
CPC分类号: G06F9/3016 , G06F7/764 , G06F7/768 , G06F9/30018 , G06F9/30032 , G06F9/30036 , G06F9/30109 , G06F9/30112 , G06F9/30145 , G06F9/3887
摘要: 一种数据处理装置(2)包含一处理电路(4)及指令译码器(6)。位域操纵指令控制该处理装置(2)从相应第一源数据元素src1及第二源数据元素src2产生至少一个结果数据元素。每一个结果数据元素包括对应于该相应第一源数据元素src1的位域bf的部分。比所插入的位域bf更有效的结果数据元素的位具有前缀值p,基于由该指令所指定的控制值选择该前缀值p,作为第一前缀值、第二前缀值及第三前缀值中的一个前缀值,该第一前缀值具有零值,该第二前缀值具有该相应第二源数据元素src2的一部分的值,该第三前缀值对应于该第一源数据元素src1的该位域bf的符号扩展。
-
公开(公告)号:CN102707925B
公开(公告)日:2015-07-15
申请号:CN201210118923.8
申请日:2012-04-21
申请人: 中国电子科技集团公司第三十八研究所
IPC分类号: G06F7/76
摘要: 本发明公开了一种位域操作电路及位域操作方法,所述位域操作电路具有根据原始数据0产生第一中间数据的第一移位器,根据源寄存器Rm中源操作数A产生第二中间数据的第二移位器,根据第一和第二中间数据产生第数三中间数据的第一逻辑与电路,根据第三中间数据产生第四中间数据的第三移位器,根据原始数据0Xffffffff产生第五中间数据的第四移位器,根据第五中间数据产生第六中间数据的第五移位器,根据目的寄存器Rs中目的操作数B与第六中间数据产生第七中间数据的第二逻辑与电路,根据第七中间数据与第四中间数据产生第八中间数据的逻辑或电路,根据第八中间数据与第四中间数据产生最终结果C的选择器。实现了位域操作非放置区的位域操作数既能保持原值也能清零的操作目的。
-
-
-
-
-
-
-
-
-