-
公开(公告)号:CN113805809B
公开(公告)日:2024-07-09
申请号:CN202111090384.7
申请日:2021-09-17
申请人: 北京计算机技术及应用研究所
摘要: 本发明涉及一种基于QSFP接口的存储微阵列设备,属于计算机领域。本发明采用M.2形态接口硬盘,其具有丰富的可扩展性,可通过外接盘的形式扩展容量大小;可支持PCIe3.0硬盘接口,理论速度可达到超高速32Gb/s的超高速读写速率;通过对M.2形态接口硬盘集成嵌入式NAND存储阵列,并采用扩展的QSFP+光接口与PC端互联对接,通过传输Aurora协议数据对光电数据转换,可以进行大容量数据的高带宽传输和存储,以提高传输性能。
-
公开(公告)号:CN112559400B
公开(公告)日:2024-07-09
申请号:CN202011405471.2
申请日:2020-12-03
申请人: 南京盛科通信有限公司
IPC分类号: G06F13/16 , G06F13/18 , G06F16/901
摘要: 本申请所提供的多级调度装置、方法、网络芯片及计算机可读存储介质,多级调度装置包括:数据存储器,能够基于链表地址存储数据;链表控制模块,能够更新队列状态并控制数据自对应的队列中出队/入队;次级调度器,与链表控制模块相连接,获取队列状态并选择参与调度的队列;终极调度器,与次级调度器相连接,响应于次级调度器的入队请求接收数据并能够缓存所述数据的链表地址;以及读信息模块,与终极调度器相连接,并能够基于终极调度器获取的链表地址访问数据存储器获得与该链表地址对应的数据;链表控制模块包括链表存储器,链表存储器具有多个存储有链表信息的子存储器,以及一个供次级调度器读链表的读端口。
-
公开(公告)号:CN118295942A
公开(公告)日:2024-07-05
申请号:CN202410487209.9
申请日:2024-04-21
发明人: 胡万锋
摘要: 本申请实施例提供了一种数据存储装置、方法、存储介质及电子设备,上述数据存储装置包括:RAID卡控制器芯片,分别与第一输出接口和第二输出接口连接,用于在需要通过第一通信标准与服务器的基板管理控制器进行通信的情况下,选择RAID卡控制器芯片包括的第一通信接口和第一输出接口,与基板控制管理器进行通信;以及RAID卡控制器芯片,还用于在需要通过第二通信标准与基板管理控制器进行通信的情况下,选择RAID卡控制器芯片包括的第二通信接口和第二输出接口,与基板控制管理器进行通信;其中,第一通信接口支持第一通信标准,第二通信接口支持第二通信标准。解决了相关技术中,基板管理控制器与存储装置兼容性差的问题。
-
公开(公告)号:CN112119459B
公开(公告)日:2024-07-05
申请号:CN201980032749.5
申请日:2019-01-16
申请人: 赛灵思公司
摘要: 公开的电路包括RAM电路(404、406)、存储器控制器(402)和处理电路阵列(408、410)。每个RAM电路包括读取端口和写入端口。存储器控制器访问布置在RAM电路中的张量缓冲器(412、414、416、418)的组中的张量数据。存储器控制器通过共享的读取控制信号线(共享的读取地址线和共享的写入使能信号线)耦接到每个读取端口,并且通过共享的写入地址线耦接到每个写入端口。存储器控制器生成用于在不同时间访问张量缓冲器中的不同张量缓冲器读取控制信号线和写入控制信号线。处理电路阵列被耦接到RAM电路。该阵列包括用于对张量数据执行张量运算的多行和多列处理器电路。每个处理电路阵列中的每一行中的处理电路被耦接以接收张量数据的相同部分。
-
-
公开(公告)号:CN114296630B
公开(公告)日:2024-07-02
申请号:CN202110407728.6
申请日:2021-04-15
申请人: 慧与发展有限责任合伙企业
发明人: S·戈斯瓦米
IPC分类号: G06F3/06 , G06F13/16 , G06F16/22 , G06F16/215
摘要: 本公开涉及缓存存储器中重复数据删除指纹索引的更新。在一些示例中,一种系统使用包括多个块的散列数据结构中的重复数据删除指纹索引执行重复数据删除,其中,所述多个块中的块包括基于相应数据值的内容计算的指纹。系统在合并操作中,将对重复数据删除指纹索引的更新合并到存储在持久性存储装置中的散列数据结构。作为所述合并操作的一部分,系统将更新镜像到缓存存储器中的散列数据结构的缓存的副本中,并在间接块中更新与所述散列数据结构的缓存的副本中的块的位置相关的信息。
-
-
公开(公告)号:CN118260222A
公开(公告)日:2024-06-28
申请号:CN202310222127.7
申请日:2023-03-09
申请人: 株式会社日立制作所
摘要: 本发明提供一种信息处理系统以及信息处理方法,其能够承受以据点为单位的故障,可用性高。形成包含配置于不同据点的多个存储控制器的冗余化组,冗余化组包含对数据进行处理的激活状态的存储控制器、在激活状态的存储控制器发生了故障的情况下接管数据的处理的待机状态的存储控制器,激活状态的存储控制器执行如下处理:将来自配置于相同据点的上位应用的数据存储在配置于该据点的存储装置,并且将用于复原存储于相同据点的存储装置的数据的冗余化数据存储在配置有相同冗余化组的待机状态的存储控制器的其他据点所配置的存储装置。
-
公开(公告)号:CN113868157B
公开(公告)日:2024-06-28
申请号:CN202110962618.6
申请日:2021-08-20
摘要: 本申请公开了一种AHB系统总线的仲裁方法、装置、AHB系统总线及介质,包括:以预设监测周期实时监测每个数据通道的数据流量,得到每个数据通道对应的第一数据流量;在每个所述预设监测周期结束时,利用各所述第一数据流量确定每个所述数据通道的实际仲裁权重;基于所述实际仲裁权重划分下一个所述预设监测周期中每个所述数据通道对应的时间片,以便每个所述数据通道在对应的所述时间片内利用AHB系统总线进行数据传输。能够提升AHB系统总线利用率,进而提升SOC芯片的性能。
-
公开(公告)号:CN118245405A
公开(公告)日:2024-06-25
申请号:CN202410657893.0
申请日:2024-05-27
申请人: 上海泰矽微电子有限公司
摘要: 本发明实施例提供的一种单线下载方法、通信模块、上位机和系统,具有以下有益效果:通过复用引脚双向通信线路实现对存储单元的下载,通信模块监测上位机的请求信号使能通信功能,在通信模块和上位机之间配置特定的帧格式,包括多个比特位,进一步结合数据采样控制,实现通信并实现对存储单元的擦除和编程等功能;在传输的帧格式中支持校验,确保传输内容的正确性。本发明使用复用引脚进行输入输出传输,将单根信号输入解析为有效信号以及将发送的有效数据转化为单个信号输出,节省了通信系统端口资源;而且,定义有效的帧格式,在数据传输过程中进行数据校验,有效保证了通信的鲁棒性和数据正确性,进而提高了传输效率。
-
-
-
-
-
-
-
-
-