一种嵌入式处理器的未知恶意代码检测方法

    公开(公告)号:CN105760762A

    公开(公告)日:2016-07-13

    申请号:CN201610134408.7

    申请日:2016-03-10

    Abstract: 本发明公开了一种嵌入式处理器的未知恶意代码检测方法,包括创建嵌入式系统自体集、生成检测器集、检测未知恶意代码的步骤;在处理器指令级对系统内正常程序的指令序列信息进行采集编码生成二进制串集合作为自体集,随机生成二进制串作为候选检测器,并将其与自体集中的元素进行否定选择生成检测器集;利用检测器集里的二进制串与从指令级收集到的待检测代码的行为信息二进制串进行匹配;采用双阈值的海民规则进行自体集的二进制串、检测器二进制串以及待检测二进制串之间的模糊匹配,以提高对未知恶意代码的检测率,降低检测系统的资源消耗;本发明中的自体集与检测器集均采用CAM字内存可寻址存储器存储,以提高查找匹配效率,提高检测器的生成效率。

    一种基于邻居图算法的WiFi无缝切换方法

    公开(公告)号:CN105657760A

    公开(公告)日:2016-06-08

    申请号:CN201610115073.4

    申请日:2016-03-01

    Abstract: 本发明公开了一种基于邻居图算法的WiFi无缝切换方法,包括建邻居图、通过两级决策选定目标AP、切换到目标AP;邻居图中的信息主要包括AP标志、AP位置、工作信道、BSSID、负载、最大流量、Qos等级。第一级决策大大减少了扫描所需的时间,第二级决策则用于选定目标AP;在选定AP后,采用预先保留资源的方式进行快速切换。由于本发明的扫描过程利用了邻居图中已有的信息,减少了扫描信道的数量和扫描每个信道的时间,大大加快了扫描的速度,同时由于减少了探测响应帧的数量,减少了扫描所需的带宽,对网络性能的提升有很大的帮助。另一方面,本发明的技术方案与现有的802.11r协议紧密结合,易于部署实现。

    一种闪存接口控制方法及装置

    公开(公告)号:CN105389134A

    公开(公告)日:2016-03-09

    申请号:CN201510918453.7

    申请日:2015-12-11

    CPC classification number: G06F3/0604 G06F3/0626

    Abstract: 本发明公开了一种闪存接口控制方法,所述方法包括:控制器接收用户请求并译码,判断用户请求的操作类型;继而,从微代码存储器中进行取指操作,将操作类型对应的微代码序列从微代码存储器中逐一取出并与寄存器组中的操作数相链接,得到完整的闪存命令;最后,控制器将向对应的接口控制器发送所述完整的时序与闪存命令请求,从而与外部闪存器件实现交互。相应地,本发明还提出了一种与上述方法对应的装置。本发明通过以上软硬件协同工作的方式,仅用简单的硬件,实现了复杂多样的闪存命令,不仅满足了固态存储设备对闪存操作上的灵活需求,同时大大降低了实现开销,显著提高了相关设备的竞争力。

    一种嵌入式微处理器非可克隆函数密钥认证系统和方法

    公开(公告)号:CN103544410B

    公开(公告)日:2016-02-24

    申请号:CN201310460138.5

    申请日:2013-09-30

    Abstract: 本发明公开了一种嵌入式微处理器非可克隆函数密钥认证系统,包括嵌入式端、烧写设备端和PC端,嵌入式端包括PUF待分析数据提取模块以及IAP模块,烧写设备端包括待烧写程序处理模块,PC端包括嵌入式认证程序生成模块、PUF分析模块、数据库模块、散列数据生成模块、以及帮助数据生成模块,PUF待分析数据提取模块用于多次提取SRAM中的初始上电数据,并将数据发送到PUF分析模块,PUF分析模块用于对采集到的初始上电数据及其样本大小进行分析,PUF分析模块还用于将获得的密钥发送到散列数据生成模块和帮助数据生成模块。本发明避免了攻击者通过物理攻击对嵌入式设备的密钥进行破解从而对整个嵌入式的软件进行复制的行为,从而保证嵌入式软件版权受到了保护。

    一种安全存储器芯片、系统及其认证方法

    公开(公告)号:CN103150524A

    公开(公告)日:2013-06-12

    申请号:CN201310035090.3

    申请日:2013-01-30

    Abstract: 本发明公开了一种安全存储器芯片、系统及其认证方法;该安全存储器芯片包括总线接口模块、存储器模块、控制模块、加密模块和私钥;控制模块和存储器模块共用一个总线接口模块,加密模块和存储器模块均与控制模块相连,私钥与加密模块相连;存储器模块的存储区域包括通用区域和受保护区域,通用区域用于存储软件程序,受保护区域用于存储敏感数据;公钥存储于通用区域内。本发明提供的安全存储器芯片具备更高的安全性;安全存储器芯片中的存储区域分为通用区域和受保护区域,由同一种存储介质构成,具有统一的地址空间,方便微处理器的访问;既保证了敏感数据的安全性,又提高了系统的运行速度。

    一种适用于嵌入式处理器的信息流安全监控方法

    公开(公告)号:CN102184360A

    公开(公告)日:2011-09-14

    申请号:CN201110124371.7

    申请日:2011-05-13

    Abstract: 本发明公开了一种适用于嵌入式处理器的信息流安全监控方法,包括污迹的标记、污迹的传播和污迹的检测。污迹标记是对外来隐患数据进行标记。污迹传播是使污迹信息随数据源一起参与到流水线的运算当中,并在数据操作过程中与数据绑定在一起且与数据保持同步。污迹检测对污迹数据源行为的安全性进行检测,监控污迹数据源在传播过程中的行为,当发现污迹数据被不安全的方式使用时,产生异常中断。由于本发明在污迹信息的传播过程中省略了污迹传播寄存器而以全传播的形式进行传播,在一定程度上减少了系统性能方面的开销,同时由于在污迹信息的检测过程中使用了污迹检测寄存器,可以更有针对性的防御不同类型的攻击,减小了整个信息流安全监控方法的误报率。

    一种适用于嵌入式处理器的数据完整性验证方法

    公开(公告)号:CN101853190A

    公开(公告)日:2010-10-06

    申请号:CN201010191552.7

    申请日:2010-06-04

    Abstract: 本发明公开了一种适用于嵌入式处理器的数据完整性验证方法,它包括多粒度散列计算方法,地址转换方法以及散列节点访问控制方法。多粒度散列计算方法用于产生多粒度Merkle树,该树缓存在散列cache中,同时在树的节点缺失时,此算法负责计算内存中数据块的散列值。地址转换方法为每个节点提供了一个唯一对应的地址。散列节点访问控制方法主要负责访问各个散列树的节点,特别是在读缺失和写操作时采取不同的对策。由于采用多粒度散列算法,本发明产生的散列树节点少,层数少,因而减少了存储空间,硬件面积开销和初始化时间,提高了性能。

    一种脉宽调制DC-DC开关电源的软启动电路

    公开(公告)号:CN101217252B

    公开(公告)日:2010-09-01

    申请号:CN200810046622.2

    申请日:2008-01-04

    Abstract: 本发明公开了一种脉宽调制DC-DC开关电源的软启动电路,包括分频计数模块,电流阈值模块,电流采样模块,限流比较器,二输入或门,振荡器,RS触发器。在外部开关整流管导通时采样功率电感上的电流,通过限制其峰值电流分阶段由小到大变化,来控制占空比阶梯型变化,使输出电压分阶段缓慢上升,避免了启动过程中的浪涌电流,实现软启动功能。本发明不需要在外部加入大电容,不需要用微控制器控制,能集成到大规模集成电路内部;直接限制负载电流,软启效果好,并且可以适用于电压控制模式和电流控制模式;采用电流选通网络,电路相对简单;软启动时间能根据不同的负载自动调节。

    一种输出缓冲电路
    109.
    发明授权

    公开(公告)号:CN101394177B

    公开(公告)日:2010-08-11

    申请号:CN200810197387.9

    申请日:2008-10-24

    Abstract: 本发明公开了一种具有抗噪声和负载自适应能力的输出缓冲电路,它包括前级驱动器、第一充放电电路和第二充放电电路,前级驱动器为第一充放电电路和第二充放电电路提供驱动信号,并使得第一充放电电路和第二充放电电路在不同的时刻导通。第一放电电路中二极管形式连接的PMOS管和二极管连接的NMOS管在充放电快结束时自动关断,增大了从输出端看到的电阻,使得电路具有很好的抗噪声特性。另外,本发明的结构可以使得两条充放电电路同时导通的时间长短占整个转换过程的比例大小,即电路提供的驱动能力,随负载的变化而变化,从而具有负载自适应能力。因此本发明具有低功耗、抗噪声、负载自适应特性。

    一种真随机数发生器
    110.
    发明公开

    公开(公告)号:CN101515228A

    公开(公告)日:2009-08-26

    申请号:CN200910060751.1

    申请日:2009-02-13

    Abstract: 本发明公开了一种真随机数发生器,它包括随机源模块以及后处理模块。随机源模块用于产生具有随机特性的数字信号,并提供给后处理模块,后处理模块采用循环编码纠错法对该数字信号进行后处理,消除数据信号中的偏置,得到随机数系列。其中随机源模块可以由多组反相器振荡环构成,后处理模块采用线性反馈移位寄存器(LFSR)实现。这种TRNG结构简单,由于仅使用了普通数字逻辑器件,因而本发明具有良好的工艺弱相关性,在进行原型验证后能快速移植到集成电路设计流程中,提高了模块设计的效率,降低了开发的风险。

Patent Agency Ranking