-
公开(公告)号:CN115426265B
公开(公告)日:2023-04-18
申请号:CN202211362948.2
申请日:2022-11-02
Applicant: 之江实验室
IPC: H04L41/082 , H04L41/0823 , H04L41/147 , H04L41/16 , G06F18/214 , G06F18/2411 , G06F18/2431 , G06F18/2451 , G06N20/00
Abstract: 本发明公开了一种多模态网络下交换资源分配优化方法及装置、介质,该方法基于机器学习对多模态网元上ASIC交换芯片、FPGA、PPK软件交换进行选择,具体包括:人工预配置,制定多模态软硬件协同处理的基本规则;离线学习,在离线学习阶段设计训练配置,以捕获不同的交换资源使用变量,运行实验以产生训练分类器的原始数据,利用生成的性能指标离线训练模型;在线推理,获取交换资源分配建议,并根据交换资源分配建议更新模态代码。本发明使用多模态网元I型设备,实现了多模态网元上软/硬件交换资源的灵活、高效分配,使软硬件协同设计性能达到最优,降低多模态网络资源分配成本,其实现方法简便、手段灵活、网络服务质量能得到显著保证。
-
公开(公告)号:CN115834387A
公开(公告)日:2023-03-21
申请号:CN202310110402.6
申请日:2023-02-14
Applicant: 之江实验室
IPC: H04L41/0894
Abstract: 本发明公开了一种网络柔性适配方案选择系统和方法,该系统包括用于接收由网络用户的方案属性集合的方案属性集合配置模块、用于接收由网络用户输入的体现属性偏好的权重值的属性权重配置模块、用于从多个网络柔性方案的属性列表中提取网络用户所关注的属性并组合成方案属性矩阵的属性提取模块和用于依据柔性适配方案选择方法输出网络柔性适配方案的选择结果给执行/控制机构的柔性适配方案决策模块。本发明实现了接收网络用户对于网络柔性适配方案所具备的属性需求的偏好;从多个网络柔性适配方案中,根据用户需求偏好,综合性地分析判断出各个柔性适配方案偏好优先次序,从而决策出更加适合网络用户需求的方案。
-
公开(公告)号:CN115460136A
公开(公告)日:2022-12-09
申请号:CN202210938405.4
申请日:2022-08-05
IPC: H04L45/30 , H04L45/74 , H04L45/28 , H04L47/722 , H04L1/18
Abstract: 本发明公开一种基于PINet的身份标识网络的存储感知路由方法,该方法为:增加了一项路由节点对后继链路的感知决策,当身份标识网络路由器进行转发时,会对链路进行探测,根据探测结果判断是否对数据包进行存储操作,若判断下游链路质量较差时,主动选择将待传输内容存入存储空间;若下游链路质量较好,则选择直接继续向后传输。结合可靠逐跳传输机制,当向下一跳发送的数据内容发生丢包情况时,会继续从当前节点向后进行探测传输,经过这样的判断、存储/发送、断点重传之后,数据包的重传时间得到优化。本发明不仅可以有效降低链路故障率,还能在链路故障后,能够通过本发明所构建网络架构,使网络得以快速恢复通信能力。
-
公开(公告)号:CN115426312A
公开(公告)日:2022-12-02
申请号:CN202211374977.0
申请日:2022-11-04
Applicant: 之江实验室
IPC: H04L45/655 , H04L45/02 , H04L49/111 , H04L69/22
Abstract: 本发明公开了一种大规模多模态网络中标识管理及优化转发方法和装置,包括以下步骤:步骤S1:构建多模态骨干网;步骤S2:模态标识管理;步骤S3:确定应转发的模态;步骤S4:为交换节点配置流表;步骤S5:均衡分发器收到报文,初步解析报文类型;步骤S6:解析得到报文中的关键字段信息,根据所述关键字段信息确定应分配的交换节点,并将所述关键字段信息传递给对应的交换节点;步骤S7:所述交换节点根据所述关键字段信息,匹配存储的所述流表确定正确的转发动作。本发明对多模态网络中用于路由的模态标识进行命名管理,控制流表规模,以适应大规模多模态网络。利用可编程交换节点组件交换集群,对入口流量进行预分配,加快转发速度。
-
公开(公告)号:CN114823594B
公开(公告)日:2022-11-11
申请号:CN202210738227.0
申请日:2022-06-28
Applicant: 之江实验室
IPC: H01L23/492 , H01L23/373 , H01L23/498 , H01L21/603
Abstract: 本发明公开了一种基于二维材料界面的混合键合结构及方法,对待键合的芯粒下表面的绝缘层进行凹陷化处理;对待键合的半导体晶圆上表面键合区域的绝缘层进行凹陷化处理,凹陷处设置二维材料层,再将芯粒下表面与半导体晶圆上表面键合,利用二维材料薄层覆盖绝缘层,有效消除绝缘层表面的悬挂键,使键合界面达到原子级平整,有效降低键合的压力和温度,提升键合良率;此外,二维材料键界面可以降低键合界面缺陷密度,减少电迁移的发生,并通过热导率较高的二维材料界面,可以均匀化芯粒向晶圆的散热,从而提高键合的可靠性。
-
公开(公告)号:CN114938322B
公开(公告)日:2022-11-08
申请号:CN202210869507.5
申请日:2022-07-22
Applicant: 之江实验室
Abstract: 本发明公开一种可编程网元编译系统和编译方法,系统针对网络模态对底层硬件资源的多样化需求,实现计算/存储/转发/安全一体化融合机制,将包括异质硬件资源和异构硬件资源的网元设备对外抽象为与底层硬件无关的逻辑网元;对异质硬件资源和异构硬件资源高级抽象封装,支持底层软硬件资源的灵活调用,使用对异质硬件资源和异构硬件资源间的功能等效置换技术,实现网络模态在硬件资源之间可根据实际需求相互切换、协同处理,并根据模态特征分配异构硬件资源,调用多种编译器,自动生成和优化模态数据包处理流水线。本发明提出的系统和方法为网络模态开发人员屏蔽了底层硬件差异化细节,降低了网络模态的编程复杂度,有利于网络模态的快速部署。
-
公开(公告)号:CN114885047B
公开(公告)日:2022-10-25
申请号:CN202210815787.1
申请日:2022-07-12
Applicant: 之江实验室 , 中国人民解放军战略支援部队信息工程大学
IPC: H04L69/22
Abstract: 本发明公开了一种可编程网络的协议解析方法、系统和可读存储介质。该协议解析方法主要包括两部分:前端侧将用户基于P4语言编写的自定义协议转换成json格式的信息;后端侧从json格式的信息以及用户配置的流表信息中提取转换成UDF_SAI需要的信息,通过UDF_SAI操作ASIC交换机,最终在ASIC交换机上实现对自定义网络协议的解析。本发明可使得支持UDF_SAI的传统ASIC交换机,也能通过P4语言进行自定义协议的解析,节省了自定义协议的开发时间以及传统ASIC交换机的使用范围。
-
公开(公告)号:CN114899185A
公开(公告)日:2022-08-12
申请号:CN202210812604.0
申请日:2022-07-12
Applicant: 之江实验室
IPC: H01L25/18 , H01L25/16 , H01L21/60 , H01L21/027
Abstract: 本发明公开了一种适用于晶圆级异质异构芯粒的集成结构和集成方法,包括异质异构芯粒、硅转接板、晶圆基板以及芯粒配置基板,硅转接板上表面具有异构的微凸点用于键合异质异构芯粒,与一组异质异构芯粒键合形成标准集成件,硅转接板下表面具有统一标准化的微焊盘,与晶圆基板上表面的标准集成区域连接,标准及城区通过重布线层和统一标准化的微凸点阵列形成,晶圆基板利用其底部硅通孔与芯粒配置基板连接,芯粒配置基板为有机材料制作,其底部完成大型功率器件以及接插件的集成。本发明解决了因晶圆厂晶圆制备过程中光罩图案无法频繁更换的工艺流程的问题,从而为晶圆级的异质异构芯粒拼装集成提供高效可行的技术保障。
-
公开(公告)号:CN114896940A
公开(公告)日:2022-08-12
申请号:CN202210817940.4
申请日:2022-07-13
Applicant: 之江实验室
IPC: G06F30/392 , G06F30/18
Abstract: 本发明提供了一种软件定义的晶圆级交换系统设计方法及装置,包括:确定晶圆级交换系统布局约束;构建目标晶圆级交换系统并确定参数,设计交换网络逻辑拓扑结构;设计交换芯粒在晶圆基板上的布局;分别设计对外芯粒和内部芯粒接口结构;配置交换芯粒各端口交换模式与使能状态;当晶圆级交换系统可实现目标逻辑拓扑结构,则结束流程;否则,重新构造交换网络逻辑拓扑结构并将其映射到基板上。本发明基于集成电路制造工艺约束所能提供的物理拓扑结构固定的晶圆基板,通过软件定义混合交换机制的方式构建面向不同应用场景的高性能、大规模、拓扑结构灵活的晶圆级交换系统。
-
公开(公告)号:CN114816434A
公开(公告)日:2022-07-29
申请号:CN202210738234.0
申请日:2022-06-28
Applicant: 之江实验室 , 中国人民解放军战略支援部队信息工程大学
IPC: G06F8/41
Abstract: 本发明公开了一种面向可编程交换的硬件解析器及解析器实现方法,将一组包含解析指令处理单元、数据解析单元、解析基元启动器、解级联控制器、特征值寄存器、解析指令寄存器、级联状态寄存器的硬件逻辑组件定义为一个可编程硬件解析基元,以解析基元为硬件可编程基本单位,以解析基元阵列作为硬件解析器基础架构,以解析基元指令的作为解析器编程参数,利用软件编程指定的解析指令以及基元之间的级联状态,完成不同解析逻辑分支的硬件解析处理,作为可编程交换中的硬件解析器实现装置,实现了协议无关的硬件可编程解析。
-
-
-
-
-
-
-
-
-