支撑台、支撑装置以及半导体装置的制造方法

    公开(公告)号:CN117296141A

    公开(公告)日:2023-12-26

    申请号:CN202280033985.0

    申请日:2022-03-31

    Abstract: 支撑台(20A)包括:基底部(21);支撑部(25),其突出设置于上述基底部(21)的周缘部,且晶片(W)的一方面(2)抵接;吸引槽(31),其设于上述支撑部(25),赋予相对于上述一方面(2)的吸引力;喷出孔(35),其设于上述基底部(21)的内方部,使气体朝向上述一方面(2)喷出;以及排气孔(36),其设于上述基底部(21)以及上述支撑部(25)的至少一方,从上述基底部(21)、上述支撑部(25)以及上述一方面(2)之间的空间排出气体。

    输出电路、显示驱动器以及显示装置

    公开(公告)号:CN113178173B

    公开(公告)日:2023-12-15

    申请号:CN202110059525.2

    申请日:2021-01-15

    Inventor: 土弘

    Abstract: 本发明提供一种输出电路、显示驱动器及显示装置。本发明具有:正极电压信号供给电路,将电压较基准电源电压更高的正极电压信号供给于第一节点或阻断供给;负极电压信号供给电路,将电压较基准电源电压更低的负极电压信号供给于第二节点或阻断供给;第一开关,包含源极及背栅连接于第一节点且漏极连接于第一输出端子的P通道型晶体管,在接通状态时将第一输出端子与第一节点连接;第二开关,包含源极及背栅连接于第二节点且漏极连接于第一输出端子的N通道型晶体管,在接通状态时将第一输出端子与第二节点连接;以及第三开关及第四开关,在接通状态时向第一节点及第二节点分别施加基准电源电压。

    半导体装置和测试方法
    13.
    发明授权

    公开(公告)号:CN110011661B

    公开(公告)日:2023-11-28

    申请号:CN201811609813.5

    申请日:2018-12-27

    Inventor: 八木胜义

    Abstract: 本发明涉及半导体装置和测试方法。目的在于提供能够在不招致在通常工作时的特性劣化的情况下容易地进行制品出货前的测试的半导体装置和测试方法。本发明的半导体装置具有PLL电路,所述PLL电路包含:相位比较部,对基准信号与振荡信号的相位差进行检测,生成由2值表示相位差的相位差信号,并将其经由第一外部端子外部输出;电压变换部,将具有与相位差对应的电压值的相位差电压向相位差电压节点施加,所述相位差由相位差信号表示;振荡部,生成具有与相位差电压对应的频率的信号来作为振荡信号;以及校正电路,将校正电流向相位差电压节点供给,在第二外部端子接收到测试控制信号的情况下将与测试控制信号对应的电流作为校正电流向相位差电压节点供给。

    半导体装置和声音输出装置

    公开(公告)号:CN110896516B

    公开(公告)日:2023-10-31

    申请号:CN201910863095.2

    申请日:2019-09-12

    Inventor: 赤堀博次

    Abstract: 本发明提供一种半导体装置和声音输出装置,其能够以规模比较小的电路进行精细的故障检测并且能够支持各种信号形式。包括:声音源再生部(11),其对声音源(14)进行再生并输出再生信号;放大部(12、13A),其将再生信号进行放大,并作为由扬声器(30)转换为声音的输出信号进行输出;以及故障检测部(20A),其用于检测放大部(12、13A)的故障,具备第一转换电路(21A)、第二转换电路(22A)、比较电路(24)及判定电路(26),该第一转换电路(21A)将再生信号与预先决定的第一阈值进行比较并对再生信号的波形进行转换,而作为转换再生信号进行输出,该第二转换电路(22A)将输出信号与预先决定的第二阈值进行比较并对输出信号的波形进行转换,而作为转换输出信号进行输出,该比较电路(24)将转换再生信号与转换输出信号进行比较,该判定电路(26)对比较电路的输出进行判定。

    半导体装置和电子设备
    15.
    发明授权

    公开(公告)号:CN110364219B

    公开(公告)日:2023-10-27

    申请号:CN201910212077.8

    申请日:2019-03-20

    Inventor: 小川绚也

    Abstract: 本发明涉及半导体装置和电子设备。目的在于提供包含测试电路的半导体装置和电子设备,所述测试电路能够确认为了抑制由调节器生成的电压的变动而外接的部件是否被正确地连接。本发明包含:调节器,生成第一电压并将其向第一线施加;外部端子,连接于第一线,用于外接部件;以及测试电路,对该部件的连接状态进行测试,测试电路具有:测试放电执行部,构成为在接收到测试开始信号的情况下使调节器的工作停止并且将第一线连接于规定电位,由此,能够使上述部件放电;以及放电持续期间测量部,测量从接收测试开始信号起到第一线的电压比规定的第二电压低为止所花费的时间来作为上述部件的放电持续期间,输出测试结果信号,所述测试结果信号包含表示该放电持续期间的信息。

    显示驱动器、显示装置和半导体装置

    公开(公告)号:CN112447149B

    公开(公告)日:2023-08-22

    申请号:CN202010841432.0

    申请日:2020-08-20

    Inventor: 石井宏明

    Abstract: 公开了显示驱动器、显示装置和半导体装置。本发明的目的在于提供具备检测施加于显示面板的各源线的驱动电压固定化所致的故障的功能的显示驱动器、显示装置以及半导体装置。本发明的显示驱动器具有:控制部,使得在影像信号的非显示期间内在影像信号中依次包括第一故障检测用数据和第二故障检测用数据;以及故障检测电路,利用规定的阈值电压分别对基于第一故障检测用数据生成的第一像素驱动电压以及基于第二故障检测用数据生成的第二像素驱动电压进行二值化并获得第一信号和第二信号,判定第一信号和第二信号是否一致,在一致的情况下输出示出存在故障的故障检测信号。

    播放装置
    17.
    发明授权

    公开(公告)号:CN111757216B

    公开(公告)日:2023-08-01

    申请号:CN202010201322.8

    申请日:2020-03-20

    Inventor: 赤堀博次

    Abstract: 本发明提供播放装置,其具有:播放功能部,对表示内容的播放相关的数据的数据信号进行处理并播放内容;数据信号监视部,监视数据信号的状态并输出基于数据信号的变化的数据变化触发信号;时钟信号监视部,监视成为播放功能部中的数据信号的处理所使用的基准时钟的时钟信号的状态,输出基于时钟信号的变化的时钟变化触发信号;使能信号监视部,监视表示播放功能部的内容的播放的有效以及无效的使能信号的状态并输出表示使能信号表示有效还是表示无效的使能有无信号;以及判定部,基于数据变化触发信号、时钟变化触发信号以及使能有无信号,判定数据信号、时钟信号或者使能信号是否被正常地输入到播放功能部。

    非易失性半导体存储装置
    18.
    发明授权

    公开(公告)号:CN108806753B

    公开(公告)日:2023-07-28

    申请号:CN201810393530.5

    申请日:2018-04-27

    Inventor: 山田和志

    Abstract: 本发明涉及非易失性半导体存储装置。提供一种能够扩大偏移调整范围的上限来进行自由度高的偏移调整的非易失性半导体存储装置。具有:第一电位保持线,对从存储器单元读出的存储电位进行保持;第二电位保持线,对从存储器单元读出的参照电位进行保持;读出放大器,一端连接于第一电位保持线,并且,另一端连接于第二电位保持线,对由第一电位保持线保持的存储电位与由第二电位保持线保持的参照电位的电位差进行放大;电容元件,连接于第一电位保持线;第一可变电容装置,能够调整电容值,并且,经由电容元件连接于第一电位保持线;偏移指令信号供给部,将用于控制偏移量的偏移指令信号向第一可变电容装置供给;以及第二可变电容装置,能够调整电容值,并且,连接于第二电位保持线。

    操作判定装置以及操作判定方法

    公开(公告)号:CN110001401B

    公开(公告)日:2023-07-18

    申请号:CN201910007925.1

    申请日:2019-01-04

    Inventor: 赤堀博次

    Abstract: 本发明涉及操作判定装置以及操作判定方法。一种操作判定装置,判定用户针对显示图像以非接触进行的操作,所述操作判定装置具有:图像取得部,取得拍摄了用户后的拍摄图像;以及图像处理部,对拍摄图像进行图像处理,判定用户的视线的位置、指尖的位置和指尖针对显示图像的工作。图像处理部包含:第一处理部,对在拍摄图像内的用户的眼和指尖的位置进行检测;以及第二处理部,基于检测出的在拍摄图像内的用户的眼和指尖的位置,计算相对于显示面的、用户的视线和指尖的位置,判定用户的指尖的工作。第一处理部由执行特定的检测处理的硬件构成。第二处理部由执行与第一处理部的输出对应的处理的软件构成。

    半导体装置以及数据同步方法

    公开(公告)号:CN108471308B

    公开(公告)日:2023-07-18

    申请号:CN201810155003.0

    申请日:2018-02-23

    Inventor: 上原辉昭

    Abstract: 本发明涉及半导体装置以及数据同步方法。在将与第一时钟信号同步的输入数据与第二时钟信号同步化时,生成将第二时钟信号延迟规定时间后的信号来作为第一延迟时钟信号,生成将第一延迟时钟信号延迟规定时间后的信号来作为第二延迟时钟信号。在此,在第二时钟信号从第一逻辑值转变为第二逻辑值的定时将输入数据导入并得到为第一导入数据,并且,在第二延迟时钟信号从第一逻辑值转变为第二逻辑值的定时将输入数据导入并得到为第二导入数据。此外,将第二时钟信号从第一逻辑值转变为第二逻辑值的时间点处的第一时钟信号的值导入为第一时钟值,将第一延迟时钟信号从第一逻辑值转变为第二逻辑值的时间点处的第一时钟信号的值导入为第二时钟值。

Patent Agency Ranking