锁相环装置
    1.
    发明公开
    锁相环装置 审中-实审

    公开(公告)号:CN118282390A

    公开(公告)日:2024-07-02

    申请号:CN202211716788.7

    申请日:2022-12-29

    IPC分类号: H03L7/08 H03L7/095 H03L7/089

    摘要: 本发明提供一种锁相环装置。锁相环装置包括锁频环电路以及锁相环电路。锁频环电路包括延迟产生电路以及频相检测器。延迟产生电路根据反馈时钟信号产生斜坡信号,使斜坡信号与多个参考电压比较以产生多个反馈延迟时钟信号。频相检测器具有死区控制机制,根据参考时钟信号与反馈延迟时钟信号的相位以产生锁定信号,并自动开关死区。锁相环电路根据参考时钟信号以及反馈时钟信号的相位差以产生第一输出电流。

    可调延时锁相环锁定检测电路

    公开(公告)号:CN118018011B

    公开(公告)日:2024-06-25

    申请号:CN202410420546.6

    申请日:2024-04-09

    IPC分类号: H03L7/095

    摘要: 本发明涉及可调延时锁相环锁定检测电路,包括相位检测模块和延时触发模块,所述相位检测模块接收参考时钟信号和反馈时钟信号,并检测参考时钟信号和反馈时钟信号的相位差,用于检测锁相环锁定状态;所述延时触发模块与相位检测模块连接,所述延时触发模块用于将参考时钟信号和反馈时钟信号进行延时处理,用于控制锁相环锁定检测电路的检测精度;本发明具备锁定精度可调功能和误触发锁定功能。

    用于锁相环的损坏的时钟检测电路

    公开(公告)号:CN110247656B

    公开(公告)日:2024-04-26

    申请号:CN201910162371.2

    申请日:2019-03-05

    IPC分类号: H03L7/18 H03L7/095

    摘要: 本申请公开了用于锁相环的损坏的时钟检测电路。选择电路(202)接收多个参考时钟。选择电路(202)由控制信号控制,以输出多个参考时钟中的一个。锁相环(204)耦合到选择电路(202)的输出,并使用所选择的参考时钟来对输出时钟进行锁相。包括多个参考时钟窗口检测器电路(210)。每个参考时钟窗口检测器电路(210)接收单独的参考时钟。每个参考时钟窗口检测器电路(210)响应于提早参考时钟边沿误差而断言误差信号,其中参考时钟窗口检测器电路(210)在提早时间窗口期满之前检测参考时钟边沿。此外,每个参考时钟窗口检测器电路(210)响应于推迟参考时钟边沿误差而断言误差信号,其中参考时钟窗口检测器电路(210)在推迟时间窗口期满之后检测参考时钟边沿。

    可变相位累加器电路结构的全数字锁相环及锁相控制方法

    公开(公告)号:CN109714046B

    公开(公告)日:2024-01-23

    申请号:CN201910163527.9

    申请日:2019-03-05

    申请人: 南华大学

    摘要: 可变相位累加器电路结构的全数字锁相环及锁相控制方法,所述的全数字锁相环包括数字鉴相器模块、数字环路滤波器模块、缓冲寄存器和数控振荡器模块。数字环路滤波器模块和数控振荡器模块分别包括第一可变相位累加器、第二可变相位累加器,利用电子设计自动化技术完成各个模块电路的设计。通过采用可变相位累加器电路结构对全数字锁相环的电路结构进行优化,拓宽了全数字锁相环电路的锁相范围,提高了锁相频率,降低了系统的总功耗,并且不会增加FPGA芯片内部的逻辑资源。本发明具有锁相速度快、锁定频率范围宽、功耗低等优点,可将其作为锁相电路模块嵌入到不同的系统芯片中,具有十分广泛的用途。

    一种基于压电材料的超低功耗实时时钟振荡器

    公开(公告)号:CN116938145A

    公开(公告)日:2023-10-24

    申请号:CN202311183699.5

    申请日:2023-09-14

    发明人: 蔡钦洪 蔡荣洪

    摘要: 本发明提供了一种基于压电材料的超低功耗实时时钟振荡器,用于在电子设备中提供准确的实时时钟信号。本发明在极低功耗的情况下产生稳定的振荡信号。本发明的超低功耗实时时钟振荡器可广泛应用于电子设备中;通过频率锁定环路用于接收基准频率信号并通过反馈控制实现频率锁定。频率锁定环路包括相位比较器、控制电压发生器和锁相环滤波器。相位比较器用于比较基准频率信号与振荡反馈信号的相位差,并将比较结果提供给控制电压发生器。控制电压发生器根据相位比较器的输出产生控制电压,用于调节振荡电路的频率。锁相环滤波器则用于滤波控制电压,以提高锁定精度。

    锁相环锁定检测电路、方法、芯片及电子设备

    公开(公告)号:CN116599524A

    公开(公告)日:2023-08-15

    申请号:CN202310619123.2

    申请日:2023-05-25

    发明人: 蔡炎 刘帅锋

    IPC分类号: H03L7/095 H03L7/085

    摘要: 本申请实施例提供了一种锁相环锁定检测电路、方法、芯片及电子设备,该锁相环锁定检测电路,包括:相移模块,用于对第一信号进行第一相移得到第一相移信号,对第一信号进行第二相移得到第二相移信号,第二相移与第一相移的相移方向相反,该第一信号为锁相环的参考时钟信号和反馈时钟信号中的一个;检测模块,用于基于第一相移信号采样第二信号得到第一检测信号,基于第二相移信号采样第二信号得到第二检测信号,该第二信号为参考时钟信号和反馈时钟信号中的另一个;生成模块,用于基于第一检测信号和第二检测信号生成指示信号,该指示信号用于指示锁相环是否锁定。该实施例能够准确检测锁相环是否处于锁定状态。

    振荡器、电子设备以及移动体

    公开(公告)号:CN107231148B

    公开(公告)日:2022-06-24

    申请号:CN201710156385.4

    申请日:2017-03-16

    发明人: 林谦司

    摘要: 提供振荡器、电子设备以及移动体,其中,该振荡器能够降低通信信号导致振荡信号的噪声特性恶化的可能性。该振荡器具有:振荡电路;工作状态信号生成电路,其生成基于所述振荡电路的工作状态的工作状态信号;以及第1集成电路,所述振荡电路和所述工作状态信号生成电路设置于所述第1集成电路的外部,所述第1集成电路具有:第1数字接口电路;D/A转换电路,其将经由所述第1数字接口电路而输入的数字信号转换为模拟信号,生成用于控制所述振荡电路的频率的频率控制信号;以及端子,其被输入所述工作状态信号。

    自动频率校准和锁定检测电路以及包括其的锁相环

    公开(公告)号:CN114629495A

    公开(公告)日:2022-06-14

    申请号:CN202111414987.8

    申请日:2021-11-25

    发明人: 林白民 金昇辰

    IPC分类号: H03L7/08 H03L7/095

    摘要: 一种自动频率校准和锁定检测电路包括频率误差生成器电路、自动频率校准信号生成器电路和锁定标志生成器电路。所述频率误差生成器电路基于参考频率信号和输出频率信号生成频率误差信号。所述频率误差信号表示所述输出频率信号的频率与目标频率之间的差。所述自动频率校准信号生成器电路基于所述频率误差信号和第一时钟信号生成自动频率校准输出信号和自动频率校准完成信号。所述锁定标志生成器电路基于所述频率误差信号、所述自动频率校准完成信号和第二时钟信号生成锁定完成信号。所述频率误差生成器电路由所述自动频率校准信号生成器电路和所述锁定标志生成器电路共享。

    一种基于时间电压转换器的锁相环锁定检测电路

    公开(公告)号:CN108521278B

    公开(公告)日:2021-03-09

    申请号:CN201810322005.4

    申请日:2018-04-11

    IPC分类号: H03L7/095 H03L7/18

    摘要: 本发明公开了一种基于时间电压转换器的锁相环锁定检测电路,包括时间电压转换器和钟控比较器;并联连接的时间电路转换器分别与钟控比较器连接,钟控比较器输出为锁定检测结果信号;所述两个时间数字转换器的输入端分别与输入参考信号和分频器输出信号相连,所述两个时间数字转换器的输出端分别与钟控比较器的两个输入端口相连,所述钟控比较器的输出端为锁相环锁定检测器输出端。