-
公开(公告)号:CN115831972A
公开(公告)日:2023-03-21
申请号:CN202211090164.9
申请日:2020-12-31
申请人: 厦门天马微电子有限公司
摘要: 本申请实施例公开了一种显示面板及显示装置,该显示面板中位于边框区的至少一个第一有源层中面积最大的有源层为第一预设有源层,位于显示区的至少一个第二有源层中含硅的有源层中面积最大的有源层为第二预设有源层,至少一个第二有源层中包含氧化物半导体的有源层中面积最大的有源层为第三预设有源层;第一预设有源层的面积大于第二预设有源层的面积,且第一预设有源层的面积大于第三预设有源层的面积,以通过增大位于第一预设有源层的面积,增大位于边框区的第一预设有源层的电阻,从而增大第一预设有源层对静电的阻挡效果,降低显示面板的边框区的静电传递到显示区的概率,进而降低显示面板的显示区被静电击伤的概率,提高显示面板的质量。
-
公开(公告)号:CN115662344A
公开(公告)日:2023-01-31
申请号:CN202211441618.2
申请日:2021-09-14
申请人: 厦门天马微电子有限公司
IPC分类号: G09G3/32 , G09G3/3208 , G09G3/3233 , G09G3/3291
摘要: 本发明实施例公开了一种显示面板和显示装置,该显示面板包括:像素电路和发光元件;像素电路包括数据写入模块、驱动模块和偏置调节模块;驱动模块包括驱动晶体管;数据写入模块连接于驱动晶体管的源极;偏置调节模块连接于驱动晶体管的源极或漏极与偏置调节信号端之间;像素电路的工作过程包括偏置调节阶段,在偏置调节阶段,偏置调节模块开启,为驱动晶体管的源极或漏极提供偏置调节信号;驱动晶体管为PMOS,偏置调节信号为高电平信号,或,驱动晶体管为NMOS,偏置调节信号为低电平信号。本发明实施例中,偏置调节阶段可平衡非偏置阶段驱动晶体管阈值电压漂移现象。
-
公开(公告)号:CN113192460A
公开(公告)日:2021-07-30
申请号:CN202110536427.3
申请日:2021-05-17
申请人: 厦门天马微电子有限公司
IPC分类号: G09G3/3208 , G09G3/3233 , G09G3/3266
摘要: 本发明实施例公开了一种显示面板和显示装置。该显示面板包括像素电路和发光元件;像素电路中,驱动模块包括驱动晶体管,驱动晶体管的栅极连接于第一节点;复位模块包括第一子晶体管和第二子晶体管,第一子晶体管与第二子晶体管之间的连接节点为第二节点;补偿模块包括第三子晶体管和第四子晶体管,第三子晶体管和第四子晶体管之间的连接节点为第三节点;在第一阶段,第一双栅晶体管与第二双栅晶体管均关断,第一节点、第二节点和第三节点满足(V2‑V1)×(V1‑V3)>0。本发明实施例解决了晶体管漏电流导致的第一节点电位变化的问题,能够保证第一节点电压相对稳定,保持发光元件亮度的稳定性,改善显示面板的显示效果。
-
公开(公告)号:CN112634812A
公开(公告)日:2021-04-09
申请号:CN202110025583.3
申请日:2021-01-08
申请人: 厦门天马微电子有限公司
摘要: 本发明提供了一种显示面板和显示装置,包括:第一控制单元,用于接收输入信号并响应于第一时钟信号而控制第一节点的信号;第二控制单元,用于接收第一电压信号,并响应于输入信号和第一时钟信号而控制第二节点的信号;第三控制单元,用于接收第一电压信号和第二电压信号,并响应于第二节点的信号和第三节点的信号,控制第四节点的信号;第四控制单元,用于接收第三电压信号和第四电压信号,并响应于第二节点的信号和第四节点的信号,产生输出信号,从而可以分开设置第四控制单元的电压信号以及第一控制单元、第二控制单元和第三控制单元的电压信号,使得移位寄存器输出信号的电压满足像素电路对于不同信号的不同电压需求。
-
公开(公告)号:CN117975870A
公开(公告)日:2024-05-03
申请号:CN202410244830.2
申请日:2020-10-15
申请人: 厦门天马微电子有限公司
IPC分类号: G09G3/30 , G09G3/32 , G09G3/3225 , G09G3/3258
摘要: 本发明实施例公开了一种显示面板及其驱动方法以及显示装置,该显示面板包括:像素电路和发光元件;像素电路包括发光控制模块、驱动模块和补偿模块;发光控制模块包括第一发光控制模块,第一发光控制模块用于选择性地为驱动模块提供第一电源信号;驱动模块用于为发光元件提供驱动电流,驱动模块包括驱动晶体管;补偿模块用于补偿驱动晶体管的阈值电压;像素电路的工作过程包括发光阶段和偏置阶段,在偏置阶段,第一发光控制模块与驱动模块开启且补偿模块关断,驱动晶体管与发光元件之间断开,第一电源信号由驱动晶体管的源极写入其漏极,用于调整所述驱动晶体管的偏置状态。本发明实施例减弱驱动晶体管的阈值电压漂移。
-
公开(公告)号:CN117177623A
公开(公告)日:2023-12-05
申请号:CN202310443418.9
申请日:2021-05-12
申请人: 厦门天马微电子有限公司
IPC分类号: H10K59/131 , H10K59/121
摘要: 本发明公开了一种显示面板及显示装置。其中,显示面板包括衬底基板、第一晶体管、第二晶体管、第一导电层和第二导电层,第二晶体管的第二源极通过第一导电层与第二晶体管的第二有源层连接,第二漏极通过第二导电层与第二有源层连接,第二晶体管的第二栅极与沟道区相互交叠,第一导电层与第二导电层位于非沟道区,第一导电层与第二栅极之间第一间隙的宽度W1大于0,第二导电层与第二栅极之间第二间隙W2的宽度大于0。本发明实施例提供的显示面板,通过设置W1>0,W2>0,避免了第一导电层和第二导电层遮挡第二有源层而不利于沟道区的产生,并降低了第一导电层和第二导电层中的金属离子向第二有源层的扩散,提高了第二晶体管的性能。
-
公开(公告)号:CN117177621A
公开(公告)日:2023-12-05
申请号:CN202310443153.2
申请日:2021-05-12
申请人: 厦门天马微电子有限公司
IPC分类号: H10K59/131 , H10K59/121
摘要: 本发明公开了一种显示面板及显示装置。其中,显示面板包括衬底基板、第一晶体管、第二晶体管、第一导电层和第二导电层,第二晶体管的第二源极通过第一导电层与第二晶体管的第二有源层连接,第二漏极通过第二导电层与第二有源层连接,第二晶体管的第二栅极与沟道区相互交叠,第一导电层与第二导电层位于非沟道区,第一导电层与第二栅极之间第一间隙的宽度W1大于0,第二导电层与第二栅极之间第二间隙W2的宽度大于0。本发明实施例提供的显示面板,通过设置W1>0,W2>0,避免了第一导电层和第二导电层遮挡第二有源层而不利于沟道区的产生,并降低了第一导电层和第二导电层中的金属离子向第二有源层的扩散,提高了第二晶体管的性能。
-
公开(公告)号:CN116597777A
公开(公告)日:2023-08-15
申请号:CN202310527893.4
申请日:2021-05-17
申请人: 厦门天马微电子有限公司
IPC分类号: G09G3/3208 , G09G3/3233 , G09G3/3266
摘要: 本发明实施例公开了一种显示面板和显示装置。该显示面板包括像素电路和发光元件;像素电路中,驱动模块包括驱动晶体管,驱动晶体管的栅极连接于第一节点;复位模块包括第一子晶体管和第二子晶体管,第一子晶体管与第二子晶体管之间的连接节点为第二节点;补偿模块包括第三子晶体管和第四子晶体管,第三子晶体管和第四子晶体管之间的连接节点为第三节点;在第一阶段,第一双栅晶体管与第二双栅晶体管均关断,第一节点、第二节点和第三节点满足(V2‑V1)×(V1‑V3)>0。本发明实施例解决了晶体管漏电流导致的第一节点电位变化的问题,能够保证第一节点电压相对稳定,保持发光元件亮度的稳定性,改善显示面板的显示效果。
-
公开(公告)号:CN113257877B
公开(公告)日:2023-05-16
申请号:CN202110518812.5
申请日:2021-05-12
申请人: 厦门天马微电子有限公司
IPC分类号: H10K59/131 , H10K59/121
摘要: 本发明公开了一种显示面板及显示装置。其中,显示面板包括衬底基板、第一晶体管、第二晶体管、第一导电层和第二导电层,第二晶体管的第二源极通过第一导电层与第二晶体管的第二有源层连接,第二漏极通过第二导电层与第二有源层连接,第二晶体管的第二栅极与沟道区相互交叠,第一导电层与第二导电层位于非沟道区,第一导电层与第二栅极之间第一间隙的宽度W1大于0,第二导电层与第二栅极之间第二间隙W2的宽度大于0。本发明实施例提供的显示面板,通过设置W1>0,W2>0,避免了第一导电层和第二导电层遮挡第二有源层而不利于沟道区的产生,并降低了第一导电层和第二导电层中的金属离子向第二有源层的扩散,提高了第二晶体管的性能。
-
公开(公告)号:CN115831037A
公开(公告)日:2023-03-21
申请号:CN202211440578.X
申请日:2021-09-14
申请人: 厦门天马微电子有限公司
IPC分类号: G09G3/32 , G09G3/3208 , G09G3/3233 , G09G3/3291
摘要: 本发明实施例公开了一种显示面板和显示装置,该显示面板包括:像素电路和发光元件;像素电路包括数据写入模块、驱动模块和偏置调节模块;驱动模块包括驱动晶体管;数据写入模块连接于驱动晶体管的源极;偏置调节模块连接于驱动晶体管的源极或漏极与偏置调节信号端之间;像素电路的工作过程包括偏置调节阶段,在偏置调节阶段,偏置调节模块开启,为驱动晶体管的源极或漏极提供偏置调节信号;驱动晶体管为PMOS,偏置调节信号为高电平信号,或,驱动晶体管为NMOS,偏置调节信号为低电平信号。本发明实施例中,偏置调节阶段可平衡非偏置阶段驱动晶体管阈值电压漂移现象。
-
-
-
-
-
-
-
-
-