一种基于人工智能的目标跟踪方法及系统

    公开(公告)号:CN116385498A

    公开(公告)日:2023-07-04

    申请号:CN202310653926.X

    申请日:2023-06-05

    摘要: 本发明涉及目标跟踪技术领域,公开了本发明提供了一种基于人工智能的目标跟踪方法及系统,该方法,基于YOLOv4目标检测算法和KCF快速跟踪算法进行融合目标跟踪:采用YOLOv4算法进行目标检测;采用KCF算法,获取目标预测位置,同时将当前帧作为YOLOv4目标检测模型的输入图像,进行目标检索,得出精确的目标检测位置及尺度信息,实现目标跟踪。本发明解决了现有技术存在的跟踪成功率低、效率低等问题。

    一种基于2D与3D视觉融合PCB器件缺陷的检测方法

    公开(公告)号:CN115082387A

    公开(公告)日:2022-09-20

    申请号:CN202210642338.1

    申请日:2022-06-08

    发明人: 钟为金 王维

    IPC分类号: G06T7/00 G06T7/30

    摘要: 本发明公开了一种基于2D与3D视觉融合PCB器件缺陷的检测方法,所述检测方法通过多线程2D图像采集与3D数据采集功能实现同步运行;接着对2D‑PCB图像进行拼接预处理和对3D‑PCB图像进行投影预处理,然后将2D/3D数据归一化、配准和拼接后,采用图像采集算法和图像处理算法相关技术实现对PCB器件缺陷进行自动检测和标识,从而提高了检测效率和精度,保证生产PCB器件严格的质量检测,进而提升产品的良品率。

    基于FPGA的nand flash接口控制器及读写方法

    公开(公告)号:CN115080471A

    公开(公告)日:2022-09-20

    申请号:CN202210762743.7

    申请日:2022-06-29

    IPC分类号: G06F13/16

    摘要: 本发明公开了一种基于FPGA的nand flash接口控制器,数据缓存模块通过片外总线与FPGA连接,时序控制模块通过片外总线与nand flash连接,数据缓存模块、命令控制模块、时序控制模块通过片内总线依次连接,所述读写计数模块分别与数据缓存模块、命令控制模块、时序控制模块连接,所述ECC模块与命令控制模块连接。本发明所述接口控制器根据nand flash芯片接口时序要求,在FPGA内部生成需要发送给nand flash的地址、数据以及命令,响应上层应用程序的操作,数据缓存模块设计两个双口RAM进行乒乓操作处理,保证在不同时钟域下数据不丢失,保证了数据传输的完整性,也使nand flash的读写操作变得更方便。

    双频滤波器
    14.
    发明公开
    双频滤波器 审中-实审

    公开(公告)号:CN113839639A

    公开(公告)日:2021-12-24

    申请号:CN202111159963.2

    申请日:2021-09-30

    发明人: 李承泽 王维 肖攀

    IPC分类号: H03H7/01

    摘要: 本发明公开了双频滤波器,所述双频滤波器为LC双频滤波器,由电感和电容组成,包括:第一带通滤波器和第二带通滤波器,其中,所述第一带通滤波器输入端和所述第二带通滤波器输入端合路并联,用于接收输入信号;所述第一带通滤波器输出端和所述第二带通滤波器输出端合路并联,用于输出经双频滤波器处理之后的滤波信号。本发明产品内部只有电感、电容没有其他器件,整个滤波器属于无源类器件,这类集中参数的滤波器体积小、工艺可靠、易于生产;为解决多倍频谐波,里面的电感和电容分别采用自绕骨架电感和贴片电容,骨架电感要选用磁芯的材料,可以大大使抑制到更多倍频程后的谐波,可以减小体积,装配方便、调试简单。

    一种快速精确的反正切估计方法及电路

    公开(公告)号:CN117785120A

    公开(公告)日:2024-03-29

    申请号:CN202311809100.4

    申请日:2023-12-26

    发明人: 王维 王红林 申江

    IPC分类号: G06F7/544 G06F7/48 G06F7/57

    摘要: 本发明公开了一种快速精确的反正切估计方法及电路,该方法包括获取复数X的实部I和虚部Q;基于实部I和虚部Q,分别得到实部I的平方I2,虚部Q的平方Q2,以及实部I和虚部Q的乘积IQ;基于得到的I2、Q2、IQ,估算反正切函数的计算值。本发明运算速度快,资源消耗小;在不消耗存储资源的情况下,提高了计算精度和准确度。

    一种基于FPGA的时域交叠目标识别信号快速分离方法

    公开(公告)号:CN117310647A

    公开(公告)日:2023-12-29

    申请号:CN202311596144.3

    申请日:2023-11-28

    IPC分类号: G01S7/41 H04L27/227

    摘要: 本发明公开了一种基于FPGA的时域交叠目标识别信号快速分离方法,涉及目标识别的技术领域;包括:步骤S1:进行BPSK应答信号解码与领道干扰抑制;步骤S2:计算BPSK信号相关峰;步骤S3:进行真相关峰搜索;步骤S4:计算真相关峰所在时刻对应的幅度和相位值,作为相关幅度和相位;步骤S5:基于相关幅度和收到的时域交叠信号,进行时域交叠信号分离;本发明,能够解决复杂电磁环境下搜索效率低、计算资源消耗高、分离成功率较低的问题。

    一种基于EASI的IQ失衡高速补偿架构

    公开(公告)号:CN116470926A

    公开(公告)日:2023-07-21

    申请号:CN202310305597.X

    申请日:2023-03-27

    IPC分类号: H04B1/16

    摘要: 本发明公开了一种基于EASI的IQ失衡高速补偿架构,采用零中频接收机接收射频信号,并输出同相I支路和正交Q支路,所述同相I支路和正交Q支路分别采用多个在时域上交错分离的模数转换器ADC来完成信号采样,所述模数转换器ADC的输出端均接入向前预测硬件架构,并运用前向预测和延时更新的方法,提升处理器硬件的吞吐率。本发明在前向预测硬件架构EASI算法基础上结合多级展开优化补偿架构,运用前向预测和延时更新方法,有效提升处理器硬件实现时的吞吐率和信干比,降低了硬件资源消耗,实现IQ失衡补偿,提升中频接收机的灵敏度性能。

    一种小型化收发模块
    18.
    发明公开

    公开(公告)号:CN116094533A

    公开(公告)日:2023-05-09

    申请号:CN202211638243.9

    申请日:2022-12-20

    发明人: 陈彧 王维 曹徵鉴

    摘要: 本发明公开了一种小型化收发模块,从发射信号模块开始的连接链路包括全国产化的IQ调制器、衰减器、驱动放大器、末级放大器、隔离器、环行器、射频滤波器、限幅器、低噪声放大器、混频器、中频滤波器、中频放大器、本振功分器;其中,本振功分器位于收发俩模块之间,直接链接发射模块的IQ调制器与接收模块的混频器。本发明提供的一种小型化收发模块基本解决了传统零中频接收信号模式的动态性能不好以及难以保证I/Q信号正好正交和平衡度不好的问题。

    一种基于困难样例挖掘的PCB元器件精确识别方法

    公开(公告)号:CN115526868A

    公开(公告)日:2022-12-27

    申请号:CN202211217887.0

    申请日:2022-09-30

    摘要: 本发明公开了一种基于困难样例挖掘的PCB元器件精确识别方法,用训练图片样本集训练粗分类器;然后将粗分类器中识别结果错误的样本以及粗分类器中识别结果正确且分类置信度低于设定阈值θ的样本作为困难样例样本;采用困难样例样本训练超分辨率重建网络;采用超分辨率重建网络输出的图像及标签训练精分类器。将待测图片依次输入训练后的粗分类器、超分辨率重建网络、精分类器进行精确识别,并输出识别结果。本发明既能够对比较清晰明显的PCB元器件图片进行快速简单识别,又能够对尺寸较小或者比较模糊的PCB元器件图片进行精确有效识别,具有较好的实用性。

    一种基于FPGA的低功耗多载波射频信号发生方法

    公开(公告)号:CN114124114B

    公开(公告)日:2022-08-09

    申请号:CN202111350612.X

    申请日:2021-11-15

    发明人: 王澎 王维

    IPC分类号: H04B1/00 H04B1/04

    摘要: 本发明公开了一种基于FPGA的低功耗多载波射频信号发生方法,首先利用FPGA直接数字频率合成IP核产生数字信号数据流,合成各载波的数字信号数据流,并放入RAM中。然后,利用多相输出原理将RAM中的数据读出并拆分为多相的形式;最后利用FPGA自带的高速传输原语完成数据转换,并通过高速时钟拍到高速数模转换器输入端并实现射频信号的数模转换。本发明充分利用FPGA数据转换原理并结合数据多相输出原理减少了FPGA内部DSP资源的消耗,降低了FPGA的资源占用,在多载波输出、多目标干扰等领域有广阔应用前景。