一种并网变流器低电压穿越防过流方法

    公开(公告)号:CN117856266A

    公开(公告)日:2024-04-09

    申请号:CN202410044052.2

    申请日:2024-01-11

    IPC分类号: H02J3/12 H02J3/38

    摘要: 一种并网变流器低电压穿越防过流方法,涉及低电压穿越防过流领域。为了解决现有的并网变流器在电压突然跌落时导致过流故障需要停机重启的缺陷,具体包括:持续采样并计算每个控制周期内的目标电网电压微分;按照目标电网电压的变化趋势预测数字控制延迟时间后的电网电压;根据预测后的电网电压计算补偿电压;将补偿电压叠加到当前周期的调制电压上;输出补偿后的调制电压。本发明主要用于并网变流器在低电压穿越时防止并网变流器过流停机。

    一种双向DC/DC变换器最优效率传输控制系统及方法

    公开(公告)号:CN117833683A

    公开(公告)日:2024-04-05

    申请号:CN202410026690.1

    申请日:2024-01-05

    摘要: 本发明属于大功率电能变换系统技术领域,具体涉及一种双向DC/DC变换器最优效率传输控制系统及方法。所述方法包括:采集高压侧电压、高压侧电流、低压侧电压及高压侧电流;计算初始时刻的传输效率及计算最大传输效率;对比传输效率与最优效率之间的差异,得到策略选择标志位,策略选择标志位包括对变换器传输效率进行调节及停止调节过程;对变换器传输效率进行调节时,建立起直流高压模块八个开关管和低压直流模块四个开关器件的内部占空比及外部移相角的对应关系,并进行实时调整,经过多次迭代,最终实现对最优效率传输控制。本发明可高效、准确、在线地对隔离型双向DC/DC变换器的效率进行判断及调节,实现传输效率的最优化。

    一种基于FPGA的高速同步信号相位自适应方法及系统

    公开(公告)号:CN117176525B

    公开(公告)日:2024-02-09

    申请号:CN202311411410.0

    申请日:2023-10-30

    IPC分类号: H04L27/00

    摘要: 一种基于FPGA的高速同步信号相位自适应方法及系统,涉及电力系统的继电保护技术领域。为了解决现有的高速信号传输存在相位补齐导致误码的缺陷,本发明使用FPGA内置的伪码发生器生成伪随机数据,利用伪随机数据的自相关特性来接受判断结果;调整发送时钟相位,获取发送相位调整后的所有接收相位对应的相关峰值;将获取到的所有相关峰值与门限值进行比较,获取目标相位组合,并分别调整发送时钟和随路时钟的相位;在完成相位调整后,FPGA向CPU发送相位调整结束中断,CPU将RGMII接口设置为正常收发状态,开始进行正常的数据接收发送处理。本发明主要用于提高数据传输的准确性。

    一种基于视觉的渔船进出港监管方法及系统

    公开(公告)号:CN117115765B

    公开(公告)日:2024-01-09

    申请号:CN202311329900.6

    申请日:2023-10-16

    摘要: 本发明涉及图像识别的技术领域,尤其涉及一种基于视觉的渔船进出港监管方法及系统。所述方法包括:构建渔船及人员目标检测算法模型、渔船及人员跟踪算法、船牌检测及识别算法模型、人员是否穿救生衣分类算法模型;构建已年审渔船信息数据库及违禁出海时间段数据库;对进出港渔船及人员检测与跟踪、人员是否穿救生衣识别、渔船船号识别,关联已年审渔船信息库、违禁出海时间段数据库,实现未年审出海、违章载客、未穿救生衣、违禁出海四种类型的违禁出海监管,并通过船牌告警查询预设渔船信息数

    一种基于FPGA的高速同步信号相位自适应方法及系统

    公开(公告)号:CN117176525A

    公开(公告)日:2023-12-05

    申请号:CN202311411410.0

    申请日:2023-10-30

    IPC分类号: H04L27/00

    摘要: 一种基于FPGA的高速同步信号相位自适应方法及系统,涉及电力系统的继电保护技术领域。为了解决现有的高速信号传输存在相位补齐导致误码的缺陷,本发明使用FPGA内置的伪码发生器生成伪随机数据,利用伪随机数据的自相关特性来接受判断结果;调整发送时钟相位,获取发送相位调整后的所有接收相位对应的相关峰值;将获取到的所有相关峰值与门限值进行比较,获取目标相位组合,并分别调整发送时钟和随路时钟的相位;在完成相位调整后,FPGA向CPU发送相位调整结束中断,CPU将RGMII接口设置为正常收发状态,开始进行正常的数据接收发送处理。本发明主要用于提高数据传输的准确性。