-
公开(公告)号:CN117744567A
公开(公告)日:2024-03-22
申请号:CN202311807425.9
申请日:2023-12-22
申请人: 归芯科技(深圳)有限公司
IPC分类号: G06F30/39 , G06F111/20
摘要: 本发明提供一种芯片引脚配置方法、装置、芯片及存储介质。所述方法包括:从存储器的可变引脚参数数据区获取可变引脚参数描述文件,可变引脚参数描述文件用于描述可变引脚的参数信息;解析可变引脚参数描述文件,得到可变引脚的参数信息;根据可变引脚的参数信息配置芯片的可变引脚。本发明能够灵活配置芯片引脚,提高效率。
-
公开(公告)号:CN116893987B
公开(公告)日:2024-01-12
申请号:CN202311162990.4
申请日:2023-09-11
申请人: 归芯科技(深圳)有限公司
摘要: 本发明提供一种硬件加速方法、硬件加速器及硬件加速系统。包括:从输入FIFO按序读取描述符,从描述符中解析出源数据包的首地址和长度、目的数据包的首地址;根据源数据包的首地址和长度,从内存存储器中读取源数据包;按照预设规则对源数据包进行解码处理或者编码处理,得到目的数据包;根据目的数据包的首地址将目的数据包写入内存存储器;更新描述符,将更新后的描述符写入输出FIFO。本发明能够减少软硬件之间的交互,降低对内存资源的需求,提高系统性能。
-
公开(公告)号:CN117353663A
公开(公告)日:2024-01-05
申请号:CN202311289929.6
申请日:2023-09-28
申请人: 归芯科技(深圳)有限公司
摘要: 本发明提供一种自动识别晶体类型的时钟模块,包括:振荡电路,所述振荡电路具有第一晶振引脚、第二晶振引脚和输出引线,所述第一晶振引脚和所述第二晶振引脚用于与目标晶振连接;所述振荡电路具有将负载与所述输出引线断开的第一开关;上拉电阻,所述上拉电阻的第一端与所述振荡电路的输出引线通过第二开关电连接,所述上拉电阻的第二端与供电电压源电连接;比较器,所述比较器的第一输入端与所述上拉电阻的第一端电连接,所述比较器的第二输入端与参考电压源电连接。本发明提供的自动识别晶体类型的方法、时钟模块及装置,能够有效节省芯片引脚,减少晶体类型识别功能所需的面积。
-
公开(公告)号:CN117353662A
公开(公告)日:2024-01-05
申请号:CN202311284938.6
申请日:2023-09-28
申请人: 归芯科技(深圳)有限公司
摘要: 本发明提供一种自动识别晶体类型的时钟模块,包括:振荡电路,所述振荡电路具有第一晶振引脚、第二晶振引脚和输出引线,所述第一晶振引脚和所述第二晶振引脚用于与目标晶振连接;RC滤波电路,所述RC滤波电路的输入端通过第一开关与所述输出引线电连接;比较器,所述比较器的第一输入端与所述RC滤波电路的输出端电连接,所述比较器的第二输入端与参考电压源电连接。本发明提供的自动识别晶体类型的方法、时钟模块及装置,能够有效节省芯片引脚,减少晶体类型识别功能所需的面积。
-
公开(公告)号:CN116896688B
公开(公告)日:2023-12-26
申请号:CN202311162964.1
申请日:2023-09-11
申请人: 归芯科技(深圳)有限公司
摘要: 本发明提供一种Bayer图像的处理方法、装置、芯片及存储介质。所述方法包括:计算全分辨率的Bayer图像上每个非G像素的插值G分量,得到全分辨率的G分量;对全分辨率的Bayer图像上的原始R分量、原始B分量和插值产生的全分辨率的G分量,按照全分辨率和预览分辨率之间的比例分别进行缩小;提取出缩小后的G分量中处于R像素和B像素位置的G分量,以便应用于后续去马赛克处理;将缩小后的原始R分量填充到缩小后的G分量中处于R像素的位置,将缩小后的原始B分量填充到缩小后的G分量中处于B像素的位置,得到预览分辨率的Bayer图像。本发明能够提高预览图像的解析力,同时减少伪彩色。
-
公开(公告)号:CN116909951A
公开(公告)日:2023-10-20
申请号:CN202311162977.9
申请日:2023-09-11
申请人: 归芯科技(深圳)有限公司
摘要: 本发明提供一种芯片及其控制方法,芯片包括:数据收发模块和状态机模块,状态机模块与数据收发模块通信连接;数据收发模块用于接收并转换上位机发送的操作指令和上报数据,操作指令包括:模式切换指令和数据收发指令;状态机模块用于解析操作指令,在操作指令为模式切换指令时,根据操作指令切换芯片的工作模式;芯片的工作模式包括:读写模式和波特率更新模式;在芯片处于读写模式时,状态机模块根据解析后的数据收发指令对相应的芯片功能模块进行数据的读写操作;在芯片处于波特率更新模式时,状态机模块根据解析后的模式切换指令更新数据收发模块的波特率。本发明能够使上位机对多种规格芯片进行灵活控制。
-
公开(公告)号:CN116893987A
公开(公告)日:2023-10-17
申请号:CN202311162990.4
申请日:2023-09-11
申请人: 归芯科技(深圳)有限公司
摘要: 本发明提供一种硬件加速方法、硬件加速器及硬件加速系统。包括:从输入FIFO按序读取描述符,从描述符中解析出源数据包的首地址和长度、目的数据包的首地址;根据源数据包的首地址和长度,从内存存储器中读取源数据包;按照预设规则对源数据包进行解码处理或者编码处理,得到目的数据包;根据目的数据包的首地址将目的数据包写入内存存储器;更新描述符,将更新后的描述符写入输出FIFO。本发明能够减少软硬件之间的交互,降低对内存资源的需求,提高系统性能。
-
公开(公告)号:CN116388926B
公开(公告)日:2023-09-22
申请号:CN202310288395.9
申请日:2023-03-15
申请人: 归芯科技(深圳)有限公司
发明人: 黄琪玮
IPC分类号: H04L1/00
摘要: 本发明提供一种速率匹配方法、装置及芯片,包括:在数据输入编码器前,依据无效比特数量构建无效比特位图;将无效比特位图依变换规则变换,以得到信息比特、第一校验比特对应的第一无效比特变换位图和第二校验比特对应的第二无效比特变换位图;编码器输出数据时,依信息比特、第一校验比特和第二校验比特每个比特位的行索引值和列索引值,计算每一个比特位以前的无效比特个数;依据无效比特个数、行索引以及列索引值,计算每一个比特位在缓存中的地址;依据地址,将信息比特、第一校验比特和第二校验比特的每一个比特位输出至缓存中。本发明能够在编码器输出数据时,实时计算在缓存中的地址,提高了计算效率,降低了硬件资源需求。
-
-
公开(公告)号:CN118783999A
公开(公告)日:2024-10-15
申请号:CN202411010930.5
申请日:2024-07-26
申请人: 归芯科技(深圳)有限公司
IPC分类号: H04B1/713
摘要: 本发明提供一种点对点自适应跳频方法,所述方法包括:当前终端在第N帧数据发送之前,在跳频频点集中依据预设规则选择可用跳频频点,以形成可用跳频子集;在第N帧数据发送时,在可用跳频子集中选取目标频点,并采用控制信道将选取的目标频点发送至目标终端,以使所述目标终端在第N+K帧至第N+K+M帧数据的业务信道采用目标频点进行第一方式的数据传输;其中,N不小于0,K不小于1,M不小于0;当前终端在第N+K帧至第N+K+M帧数据传输时,使业务信道跳频至目标频点进行第二方式的数据传输。本发明提供的点对点自适应跳频方法、芯片及用户设备,能够实时的检测每个频点的信号质量,并进行自适应的动态跳频,有利于提高通信质量和稳定性。
-
-
-
-
-
-
-
-
-