-
公开(公告)号:CN101375342A
公开(公告)日:2009-02-25
申请号:CN200780003913.7
申请日:2007-01-30
申请人: 惠普开发有限公司
CPC分类号: G11C8/10 , G11C13/0023 , H03M13/51
摘要: 本发明的各种实施例涉及包括遂穿电阻器纳米线结的多路信号分离器,以及用于对纳米尺度和混合尺度多路信号分离器中的纳米线信号线可靠地寻址的纳米线寻址方法。在本发明一个实施例中,编码器-多路信号分离器包括多条输入信号线及编码器(1304),该编码器生成n位常数权重码码字内部地址(1320,1506,1704)用于在输入信号线上接收的每个不同输入地址。该编码器-多路信号分离器还包括n条微米尺度信号线(1306-1311),该编码器在该n条微米尺度信号线上输出n位常数权重码码字内部地址,多条编码器-多路信号分离器寻址纳米线信号线通过遂穿电阻器结与该n条微米尺度信号线(1306-1311)互连,该编码器-多路信号分离器寻址纳米线信号线均与n位常数权重码码字内部地址(1320,1506,1704)相关联。
-
-
公开(公告)号:CN1067778C
公开(公告)日:2001-06-27
申请号:CN96102375.9
申请日:1996-07-31
申请人: 许肖梅
摘要: 使用过取样ΣΔ调制的模拟乘法器,涉及一种过取样ΣΔ模数转换的乘法器。有输出一位数字信号的过取样ΣΔ调制器;一位模拟乘法器的输入接过取样ΣΔ调制器的一位数字信号输出端;低通滤波器的输入端接一位模拟乘法器的输出端,低通滤波器的输出端为使用过取样ΣΔ调制的模拟乘法器的乘积结果信号输出端。将模拟、数字电路灵活结合,巧妙利用过取样ΣΔ调制技术,电路简单,可有效提高系统的集成度,降低功耗与生产成本。
-
公开(公告)号:CN113014265B
公开(公告)日:2024-01-02
申请号:CN202110198212.5
申请日:2021-02-22
申请人: 南京航空航天大学
摘要: 本发明公开了一种基于树状压缩的二进制至十进制数转换器,属于计算、推算或计数的技术领域。该转换器包括十进制数阵列产生模块,十进制数阵列压缩模块和最终BCD转换三个模块。本发明首次提出基于树状压缩和转换的并行方式将任意位二进制数转换为BCD‑8421十进制数。本发明以16‑bit二进制数输入为例,基于多载十进制数字集产生十进制数阵列,中间变量采用ODDS编码,可以有效地提高转换速度并降低电路的复杂度。本发明方法也同样适用于其它十进制数编码方案。
-
公开(公告)号:CN117134773A
公开(公告)日:2023-11-28
申请号:CN202311103530.4
申请日:2023-08-30
申请人: 浪潮(山东)计算机科技有限公司
发明人: 闫守国
摘要: 本发明公开了一种信号地址的转换方法、装置及介质,适用于可编程技术领域。将当前信号地址信息拆分为两个数字;根据第一个数字的奇偶性规则确定转换后的当前信号地址信息的第一位十六进制的数字和第二位十六进制的待调整权位;根据第二个数字的奇偶性规则和第二位十六进制的待调整权位确定第二位十六进制的数字;将第一位十六进制的数字和第二位十六进制的数字进行拼接组合以得到转换后的信号地址信息。本发明的有益效果在于无需将16进制数据转换成二进制,再由二进制转换为16进制,直接将两位16进制的数据结合奇偶性规则进行转换,提高转换效率,实现快速换算,减少因复杂的地址计算对测试效率的影响,避免因地址换算错误造成的误测。
-
公开(公告)号:CN117118451A
公开(公告)日:2023-11-24
申请号:CN202311060083.9
申请日:2023-08-21
申请人: 武汉大学
摘要: 本发明公开了一种带有符号偏好性变进制数据编码解码方法、系统及设备,本发明中借鉴了熵编码和算术编码方法,使用密码编码学技术拟合输出符号的概率分布。本发明可以突破已有技术手段在考虑符号偏好性、信息空间利用率低等方面的不足,能够在编码结果尽可能符合偏好性的同时充分利用带有符号偏好性的变进制存储介质的信息空间。
-
-
公开(公告)号:CN102648582B
公开(公告)日:2015-05-27
申请号:CN201080042987.3
申请日:2010-07-27
申请人: 洛桑联邦理工学院
发明人: H·马克拉姆
CPC分类号: H03M7/02 , H03M5/04 , H03M5/16 , H04L25/4902 , H04L25/4917
摘要: 用于对时基码中的事件的幅度进行加权的方法和系统。所述时基码被分割成时间间隔。所述时基码的每个时间间隔对应于已接收信号中的一个数字。所述已接收信号的第一状态的每个数字被表达成在所述时基码的对应时间间隔内的第一时刻发生的事件。所述已接收信号的第二状态的每个数字被表达成在所述时基码的对应时间间隔内的第二时刻发生的事件,所述第一时刻与所述第二时刻是可区分的。所述已接收信号中的数字的所有状态都由所述时基码中的事件来表示。所述加权被执行为所述时基码信号中其他事件的时序的函数。
-
公开(公告)号:CN101375342B
公开(公告)日:2012-07-25
申请号:CN200780003913.7
申请日:2007-01-30
申请人: 惠普开发有限公司
CPC分类号: G11C8/10 , G11C13/0023 , H03M13/51
摘要: 本发明的各种实施例涉及包括遂穿电阻器纳米线结的多路信号分离器,以及用于对纳米尺度和混合尺度多路信号分离器中的纳米线信号线可靠地寻址的纳米线寻址方法。在本发明一个实施例中,编码器-多路信号分离器包括多条输入信号线及编码器(1304),该编码器生成n位常数权重码码字内部地址(1320,1506,1704)用于在输入信号线上接收的每个不同输入地址。该编码器-多路信号分离器还包括n条微米尺度信号线(1306-1311),该编码器在该n条微米尺度信号线上输出n位常数权重码码字内部地址,多条编码器-多路信号分离器寻址纳米线信号线通过遂穿电阻器结与该n条微米尺度信号线(1306-1311)互连,该编码器-多路信号分离器寻址纳米线信号线均与n位常数权重码码字内部地址(1320,1506,1704)相关联。
-
公开(公告)号:CN1933334B
公开(公告)日:2010-12-08
申请号:CN200610121620.6
申请日:2006-08-23
申请人: 国际商业机器公司
发明人: 史蒂文·R.·加洛 , 谢乐尔·H.·温内拉塞恩 , 埃里克·M.·施瓦兹
摘要: 一种用于从比例二进制编码十进制(SBCD)转换到十进制浮点(DFP)的系统和方法。该系统包括用于接收SBCD数字的指数部分和SBCD数字的系数部分的一个或多个的机制。该系统还包括用于对SBCD数字的系数部分执行系数压缩以创建DFP数字的系数部分的机制以及用于执行包括将SBCD数字的指数部分插入到DFP数字的指数部分的指数插入的机制中的至少一种机制。
-
-
-
-
-
-
-
-
-