无毛刺时钟切换电路及芯片、电器设备

    公开(公告)号:CN118054771B

    公开(公告)日:2024-07-02

    申请号:CN202410447107.4

    申请日:2024-04-15

    Inventor: 王霆 石刚

    Abstract: 本发明涉及芯片设计领域,具体公开了一种无毛刺时钟切换电路及芯片、电器设备,其中电路包括:第一切换电路,包括第一控制信号输出单元和第一时钟门控单元,第一控制信号输出单元用于基于第一时钟选择信号和第一时钟信号输出第一时钟控制信号,以使第一时钟门控单元基于第一时钟控制信号选择性的输出第一时钟信号;第一检测电路,与第一控制信号输出单元相连,用于基于第一时钟选择信号和第一时钟控制信号生成第一检测信号,以确定第一时钟信号是否丢失;第二切换电路,用于选择性输出第二时钟信号;第二检测电路,用于确定第二时钟信号是否丢失。该电路可实现对第一时钟信号和第二时钟信号的无毛刺切换功能以及丢失检测功能,且硬件成本较低。

    基准电压生成电路和并联电压基准芯片

    公开(公告)号:CN117707278B

    公开(公告)日:2024-05-07

    申请号:CN202410140331.9

    申请日:2024-02-01

    Abstract: 本发明公开了一种基准电压生成电路和并联电压基准芯片,所述基准电压生成电路包括:恒流源子电路,恒流源子电路的正极用以连接输入电压,恒流源子电路的负极用以连接外部负载,恒流源子电路被配置为根据输入电压提供恒定的目标电流;参考子电路,参考子电路的第一端与恒流源子电路的负极连接,参考子电路的第二端接地;电流控制子电路,与恒流源子电路的负极和参考子电路的第三端分别连接,被配置为根据目标基准电压调整参考子电路的电流,为外部负载提供所需的基准电压。本发明将并联电压基准芯片的外部电阻换为恒流源,来实现在输入电压变化的情况下,并联电压基准芯片更小的电流、功耗与发热,并且省略了相对繁琐的电阻值计算与选择。

    时钟自校准电路、数据接收系统、控制器及车辆

    公开(公告)号:CN117675156B

    公开(公告)日:2024-04-30

    申请号:CN202410132509.5

    申请日:2024-01-31

    Abstract: 本发明公开了一种时钟自校准电路、数据接收系统、控制器及车辆,其中,时钟自校准电路包括:时钟分频单元、缓存单元和校准单元,其中,时钟分频单元适于连接至少一个数据接收通道,时钟分频单元被配置为根据模块时钟和每个数据接收通道对应的分频系数生成每个数据接收通道的通道时钟,并将每个数据接收通道的通道时钟发送给对应的数据接收通道,以便每个数据接收通道根据对应的通道时钟对同步脉冲进行计数;缓存单元被配置为对每个数据接收通道发送的计数值进行缓存;校准单元被配置为根据每个数据接收通道的计数值对相应数据接收通道的分频系数进行校准,以便时钟分频单元根据校准后的分频系数对相应数据接收通道的通道时钟进行更新。

    低功耗芯片和电子设备
    46.
    发明授权

    公开(公告)号:CN117171082B

    公开(公告)日:2024-01-26

    申请号:CN202311446113.X

    申请日:2023-11-02

    Abstract: 本发明公开了一种低功耗芯片和电子设备,低功耗芯片,包括:设置在电源可关断域的多个功能逻辑模块、多个串行移位输入输出逻辑电路、测试控制模块,设置在电源常开域的保持存储器、数据校验模块和低功耗控制电路,低功耗控制电路被配置为在芯片进入低功耗保持状态的情况下,控制数据校验模块与测试控制模块之间的第一数据传输通道打通,以便测试控制模块将状态数据整合后,再通过第一数据传输通道将整合后的状态数据发送给数据校验模块,数据校验模块被配置为对整合后的状态数据进行校验,以生成校验码,并将整合后的状态数据和校验码发送给保持存储器进行存储。该芯片能够大大缩短进入低功耗保持状态的时间,并能够提高芯片的可靠性。

Patent Agency Ranking