-
公开(公告)号:CN118054771B
公开(公告)日:2024-07-02
申请号:CN202410447107.4
申请日:2024-04-15
Applicant: 苏州萨沙迈半导体有限公司 , 合肥智芯半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
IPC: H03K5/1252 , H03K5/135 , H03K19/20
Abstract: 本发明涉及芯片设计领域,具体公开了一种无毛刺时钟切换电路及芯片、电器设备,其中电路包括:第一切换电路,包括第一控制信号输出单元和第一时钟门控单元,第一控制信号输出单元用于基于第一时钟选择信号和第一时钟信号输出第一时钟控制信号,以使第一时钟门控单元基于第一时钟控制信号选择性的输出第一时钟信号;第一检测电路,与第一控制信号输出单元相连,用于基于第一时钟选择信号和第一时钟控制信号生成第一检测信号,以确定第一时钟信号是否丢失;第二切换电路,用于选择性输出第二时钟信号;第二检测电路,用于确定第二时钟信号是否丢失。该电路可实现对第一时钟信号和第二时钟信号的无毛刺切换功能以及丢失检测功能,且硬件成本较低。
-
公开(公告)号:CN117707278B
公开(公告)日:2024-05-07
申请号:CN202410140331.9
申请日:2024-02-01
Applicant: 苏州萨沙迈半导体有限公司 , 合肥智芯半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
IPC: G05F1/567
Abstract: 本发明公开了一种基准电压生成电路和并联电压基准芯片,所述基准电压生成电路包括:恒流源子电路,恒流源子电路的正极用以连接输入电压,恒流源子电路的负极用以连接外部负载,恒流源子电路被配置为根据输入电压提供恒定的目标电流;参考子电路,参考子电路的第一端与恒流源子电路的负极连接,参考子电路的第二端接地;电流控制子电路,与恒流源子电路的负极和参考子电路的第三端分别连接,被配置为根据目标基准电压调整参考子电路的电流,为外部负载提供所需的基准电压。本发明将并联电压基准芯片的外部电阻换为恒流源,来实现在输入电压变化的情况下,并联电压基准芯片更小的电流、功耗与发热,并且省略了相对繁琐的电阻值计算与选择。
-
公开(公告)号:CN117675156B
公开(公告)日:2024-04-30
申请号:CN202410132509.5
申请日:2024-01-31
Applicant: 苏州萨沙迈半导体有限公司 , 合肥智芯半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
Abstract: 本发明公开了一种时钟自校准电路、数据接收系统、控制器及车辆,其中,时钟自校准电路包括:时钟分频单元、缓存单元和校准单元,其中,时钟分频单元适于连接至少一个数据接收通道,时钟分频单元被配置为根据模块时钟和每个数据接收通道对应的分频系数生成每个数据接收通道的通道时钟,并将每个数据接收通道的通道时钟发送给对应的数据接收通道,以便每个数据接收通道根据对应的通道时钟对同步脉冲进行计数;缓存单元被配置为对每个数据接收通道发送的计数值进行缓存;校准单元被配置为根据每个数据接收通道的计数值对相应数据接收通道的分频系数进行校准,以便时钟分频单元根据校准后的分频系数对相应数据接收通道的通道时钟进行更新。
-
公开(公告)号:CN117651021B
公开(公告)日:2024-04-30
申请号:CN202410106080.2
申请日:2024-01-25
Applicant: 苏州萨沙迈半导体有限公司 , 合肥智芯半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
IPC: H04L45/745 , H04L12/40
Abstract: 本发明公开了一种过滤器及其控制方法和装置、电气设备,所述方法包括:控制过滤器按照工作模式运行,以使过滤器采用并行分组查找方式查找过滤信息以对接收到的待过滤数据进行过滤;响应于过滤信息调整指令,控制过滤器切换至调整模式,并基于过滤信息调整指令对过滤信息进行调整。本发明的控制方法,能够提高对待过滤数据的整体查找速度,能够提供更多空闲时间,以进行过滤器模式的切换并对过滤信息进行调整。
-
公开(公告)号:CN117406935B
公开(公告)日:2024-02-20
申请号:CN202311710255.2
申请日:2023-12-13
Applicant: 苏州萨沙迈半导体有限公司 , 中国第一汽车股份有限公司
IPC: G06F3/06
Abstract: 本发明公开了一种数据读取方法及装置、读写控制器,该方法中,读写控制器在对FLASH进行擦写操作的过程中,响应于针对FLASH的数据读取请求,若待读取的扇区满足目标条件,则可以挂起擦写操作,将待读取的扇区中的数据缓存至第一RAM中,并从第一RAM中读取数据。其中,目标条件包括待读取的扇区与正在擦写的扇区为不同扇区,且待读取的扇区中的数据未被缓存至第一RAM中。由此在对FLASH进行擦写操作过程中,无需等待擦写操作完成即可实现对FLASH中数据的读取,相较于相关技术,有效提高了对FLASH读取的效率,提高了FLASH使用的便利性,消除了FLASH在擦写操作中不能读取的限制。
-
公开(公告)号:CN117171082B
公开(公告)日:2024-01-26
申请号:CN202311446113.X
申请日:2023-11-02
Applicant: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
IPC: G06F13/40 , G06F13/42 , G06F11/10 , G06F1/3287
Abstract: 本发明公开了一种低功耗芯片和电子设备,低功耗芯片,包括:设置在电源可关断域的多个功能逻辑模块、多个串行移位输入输出逻辑电路、测试控制模块,设置在电源常开域的保持存储器、数据校验模块和低功耗控制电路,低功耗控制电路被配置为在芯片进入低功耗保持状态的情况下,控制数据校验模块与测试控制模块之间的第一数据传输通道打通,以便测试控制模块将状态数据整合后,再通过第一数据传输通道将整合后的状态数据发送给数据校验模块,数据校验模块被配置为对整合后的状态数据进行校验,以生成校验码,并将整合后的状态数据和校验码发送给保持存储器进行存储。该芯片能够大大缩短进入低功耗保持状态的时间,并能够提高芯片的可靠性。
-
公开(公告)号:CN117354257A
公开(公告)日:2024-01-05
申请号:CN202311655446.3
申请日:2023-12-05
Applicant: 苏州萨沙迈半导体有限公司 , 合肥智芯半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司
IPC: H04L47/625 , H04L12/40
Abstract: 本发明涉及计算机领域,具体涉及一种数据处理方法、装置、电子设备及存储介质,该数据处理方法包括:获取加速器内各条目对应的帧数据的等待发送次数;若目标条目对应的等待发送次数大于或者等于预设次数,则在最小标号的条目为空时,将所述目标条目的目标标号更新为所述最小标号;将所述目标条目的标号更新为所述最小标号后,从所述最小标号的条目中获取目标帧数据的目标相对地址;根据所述目标相对地址获取所述目标帧数据,并将所述目标帧数据进行发送。该数据处理方法能够在帧数据等待超时时,将该帧数据优先进行发送。
-
公开(公告)号:CN117240459A
公开(公告)日:2023-12-15
申请号:CN202311522125.6
申请日:2023-11-15
Applicant: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
Inventor: 邹庆武
Abstract: 本发明公开了一种密码运算方法、密码运算模块、芯片及电子设备。其中,方法包括:根据待处理数据是否需要满足功能安全要求,确定密码运算模块的工作模式;根据工作模式控制密码运算模块对待处理数据进行密码运算处理。如此,基于待处理数据的功能安全要求确定密码运算模块的工作模式,可实现密码运算模块的功能安全设计。
-
公开(公告)号:CN117215619A
公开(公告)日:2023-12-12
申请号:CN202311487796.3
申请日:2023-11-09
Applicant: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
Abstract: 本申请提供了一种应用程序的在线升级方法、芯片及智能设备,涉及芯片技术领域。该芯片的第一FLASH和第二FLASH中的每个FLASH均包括用于存储应用程序的代码分区和用于存储该应用程序的应用数据的数据分区。如此,使得每个FLASH既能写入应用程序,又能写入应用数据。因此,芯片的控制电路接收到针对应用程序的升级指令后,若确定该应用程序存储于第一FLASH和第二FLASH中的一个FLASH的代码分区,则能够直接将该应用程序的升级程序写入另一个FLASH的代码分区,并基于该应用程序的应用数据运行该升级程序以进行应用程序的升级。因无需额外新增一个FLASH,故降低了对应用程序进行在线升级的硬件成本。
-
公开(公告)号:CN116094531B
公开(公告)日:2023-12-12
申请号:CN202310360448.3
申请日:2023-04-06
Applicant: 苏州萨沙迈半导体有限公司 , 上海萨沙迈半导体有限公司 , 天津智芯半导体科技有限公司 , 合肥智芯半导体有限公司
IPC: H04B1/16
Abstract: 本发明公开了一种SENT信号接收系统、芯片。其中,系统包括:通道接收控制装置,包括依次连接的滤波模块、数据解码模块和数据检查存储模块,滤波模块用于对接收到的SENT信号进行滤波处理,数据解码模块用于对滤波后的信号进行解码处理,数据检查存储模块用于对解码后的信号进行检查,并将检查通过的信号存入至少两个存储区域;寄存器控制装置,用于存储通道接收控制装置的工作参数,以使通道接收控制装置在工作时获取工作参数,并使通道接收控制装置按照工作参数工作。该系统可以提高SENT的安全性。
-
-
-
-
-
-
-
-
-