-
公开(公告)号:CN115268761A
公开(公告)日:2022-11-01
申请号:CN202210932478.2
申请日:2022-08-04
申请人: 中国核动力研究设计院
摘要: 本发明公开了一种用于实时模拟反应堆全堆中子通量信号的系统和方法,系统包括堆芯探测器模拟数据池、计算单元和n个输出控制单元;所述堆芯探测器模拟数据池输出模拟数据,并将其传输给所述计算单元;所述计算单元将所述堆芯探测器模拟数据池输出的模拟数据换算为对应各个输出通道的输出数据,并传输给相应的输出控制单元进行动态模拟输出。本发明可稳定的模拟反应堆中子探测器的信号输出,为堆芯中子通量测量系统提供稳定可靠、高精度的信号源,给设备测试、调试、检验等环节提供稳定可靠的信号源,极大减少了各个环节的工作量。
-
公开(公告)号:CN112165825B
公开(公告)日:2021-11-30
申请号:CN202011063868.8
申请日:2020-09-30
申请人: 中国核动力研究设计院
IPC分类号: H05K7/14
摘要: 本发明公开一种带锁紧和助拔装置的紧凑型插件,包括竖直设置的面板,面板的下端上安装有与面板底边平行的转轴,转轴上连有把手,所述把手包括垂直安装在转轴上的连杆和设置在连杆上端的锁槽结构,面板的侧边上设有贯穿上下两端的凹槽,面板的上端设置有锁紧装置,连杆的下端能够绕转轴旋转运动,按压连杆上端能够使连杆朝向面板方向运动并嵌入凹槽中,同时锁槽结构能够卡入锁紧装置中实现把手锁紧,把手的下端靠近面板背面的一侧安装有内侧锁勾,把手的下端远离面板背面的一侧安装有外侧锁勾。本发明可实现插件面板的可用面积的最大化利用,同时当插件完成锁紧之后,面板与把手形成一个简洁的整体,无外部凸出结构,有利于安全操作和避免误触。
-
公开(公告)号:CN113295924A
公开(公告)日:2021-08-24
申请号:CN202110571630.4
申请日:2021-05-25
申请人: 中国核动力研究设计院
摘要: 本发明公开了适用于频率输出的核仪表系统的中子噪声测量方法和中子噪声测量装置,中子噪声测量方法其包括以下步骤:S1、获得频率信号;S2、将频率信号转为处理为电压信号;S3、将电压信号分为两路,第一路电压信号经过交流成分提取处理获得交流中子噪声信号,第二路电压信号经过直流成分提取处理获得直流中子噪声信号。本发明其具备良好的抗干扰能力,本发明输出的直流中子噪声信号0V~10V连续可调,输出的直流中子噪声信号误差不大于±0.08V,输出的交流中子噪声信号‑5V~+5V可调,输出的交流中子噪声信号频带范围0.5Hz~1000Hz连续可调。
-
公开(公告)号:CN110308695B
公开(公告)日:2020-12-22
申请号:CN201910724260.6
申请日:2019-08-07
申请人: 中国核动力研究设计院
IPC分类号: G05B19/042
摘要: 本发明公开了核安全级优选模块定期试验输出闭锁状态诊断系统及方法,本发明包括定期试验指令信号源、优选逻辑控制器、驱动输出状态监控电路和定期试验闭锁状态诊断电路;本发明通过所述定期试验指令信号源生成诊断指令,并将该诊断指令通过优选逻辑控制器进行驱动输出,通过驱动输出状态监控电路对驱动输出状态进行监控,并将驱动输出状态发送给定期试验闭锁状态诊断电路,通过定期试验闭锁状态诊断电路对接收到的驱动输出状态与进入定期试验之前驱动输出状态进行判断,实现定期试验输出闭锁状态的实时诊断。本发明可以确保定期试验开始之后,优选模块控制的设备不会误动作,增加了定期试验的可靠性与安全性。
-
公开(公告)号:CN112099453A
公开(公告)日:2020-12-18
申请号:CN202011010167.8
申请日:2020-09-23
申请人: 中国核动力研究设计院
IPC分类号: G05B19/418
摘要: 本发明公开了一种核电厂安全级仪控系统的功能验证系统,包括前端计算机、虚拟下位机和验证模块,前端计算机包括组态编辑器和验证模块前端,组态编辑器编译下装至虚拟下位机,虚拟下位机通信连接验证模块,验证模块通信连接前端计算机;前端计算机将IO清单发送给验证模块的用户接口模块;前端计算机的组态编辑器制作控制组态逻辑,并编译下装到虚拟下位机;前端计算机发送检查指令到用户接口模块,并按照指令内容,分别驱动不同的检查模块;各个检查模块进行通道、故障和组态检查,把检查结果返回至用户接口模块,进而反馈至验证模块前端显示。本发明基于仿真技术的功能验证所需的人员和时间要少得多,同时减少了人工检查的错误率。
-
公开(公告)号:CN107644000B
公开(公告)日:2020-11-03
申请号:CN201710849613.6
申请日:2017-09-20
申请人: 中国核动力研究设计院
摘要: 本发明公开一种基于AT96总线的页面扩展方法,将一个内存空间扩展为用于扩展板卡使用的64个页面,每个页面为64KB,每4KB为一片,每片作标识,最后一片4KB空间作为保留空间,用于防止读写冲突旗语地址空间和系统保留空间。本技术方案采用页面扩充方法,将一个内存空间扩充为多个页面,来实现CPU与多个不同类型扩展板卡的信息交互。针对扩展板卡错误编码、内存页面切换错误,采用冲突仲裁电路来解决内存冲突;针对硬件故障,系统采用自检进行故障检测。
-
公开(公告)号:CN107272515B
公开(公告)日:2019-12-31
申请号:CN201710645962.6
申请日:2017-08-01
申请人: 中国核动力研究设计院
IPC分类号: G05B19/042
摘要: 本发明公开了一种用于核电厂的信息上传方法、信息下发方法以及通信方法,所述信息上传方法应用于扩展柜和控制柜之间。所述信息上传方法包括:各个从通信模块收集本机箱中各个PLM模块的上传信息并发送至主通信模块;主通信模块收集本机箱中各个PLM模块的上传信息,并将收集的上传信息和各个从通信模块收集的上传信息发送至CPU模块。所述信息下发方法包括:CPU模块将下发信息发送至主通信模块;主通信模块将下发信息发送至本机箱中各个PLM模块和各个从通信模块;各个从通信模块将下发信息发送至本机箱中各个PLM模块。本发明提供的用于核电厂的信息上传方法、信息下发方法以及通信方法,可以减少端口和线缆,减小现场接线复杂度。
-
公开(公告)号:CN108490842B
公开(公告)日:2019-10-18
申请号:CN201810421194.0
申请日:2018-05-04
申请人: 中国核动力研究设计院
IPC分类号: G05B19/042
摘要: 本发明公开了一种多通道ADC串扰的动态诊断装置及方法,装置包括数据处理单元,所述ADC具有M个输入通道,M为不小于2的自然数,ADC的输出信号发送给数据处理单元,每个通道通过一个输入控制开关接入输入信号,且每个通道还通过一个接地控制开关连接到地且通过一个基准电压控制开关接入基准电压。本发明可以快速诊断多通道ADC之间的串扰,同时能在一个周期内完成ADC通道间串扰诊断和通道正常采集功能,以达到诊断的实时性和数据采集的可靠性,支持设计高诊断覆盖率的采集电路。
-
公开(公告)号:CN110111919A
公开(公告)日:2019-08-09
申请号:CN201910439427.4
申请日:2019-05-24
申请人: 中国核动力研究设计院
摘要: 本发明公开了在核电站安全级DCS系统的至少1个保护组内设置有主控单元、DO单元,其中,主控单元用于在获得安全级数据后运算决定是否输出停堆请求,所述DO单元根据是否有停堆请求从而控制停堆断路器的控制回路开断;其中,DO单元包括4个DO模块,4个DO模块分别为:DO1模块、DO3模块、DO2模块、DO4模块,其中DO1模块、DO3模块并联后形成1#并联模块,DO2模块、DO4模块并联后形成2#并联模块,1#并联模块与2#并联模块串联在停堆断路器的控制回路上;DO1模块、DO3模块、DO2模块、DO4模块在有停堆请求开关量时处于断路状态,DO1模块、DO3模块、DO2模块、DO4模块在无停堆请求开关量时处于闭路状态。
-
公开(公告)号:CN106933542B
公开(公告)日:2019-06-07
申请号:CN201710204547.7
申请日:2017-03-31
申请人: 中国核动力研究设计院
摘要: 本发明公开了一种用于核电厂DCS系统的基于FPGA的DMA协处理器包括CPU,CPU通过EMIF总线与DMA协处理器互联,DMA协处理器通过另外两组EMIF总线分别与Flash,SRAM和GPU连接,其中Flash和GPU存储设备共享地址总线和数据总线。CPU对DMA协处理器发出DMA指令,并同时以透传的方式,将上层软件的图形组态数据下装到Flash;将动态数据写入SRAM;在上电初始化后配置GPU的工作参数。DMA协处理器:包括Flash驱动逻辑、SRAM驱动逻辑、GPU驱动逻辑、数据缓存逻辑以及总线切换逻辑,通过EMIF总线切换为CPU提供访问Flash、SRAM或GPU的通道。
-
-
-
-
-
-
-
-
-