-
公开(公告)号:CN114928359A
公开(公告)日:2022-08-19
申请号:CN202210128336.0
申请日:2022-02-11
Applicant: 北京大学
Abstract: 本发明涉及一种高精度跟踪保持电路,其包括采样开关S1、S2,采样电容C1、C2,差分放大器以及反馈补偿电容C5、C6,差分放大器的输入和输出之间有寄生电容C3、C4。当由跟踪状态切换到保持状态时,正向输出信号OP通过寄生电容C4耦合到采样电容C2上,反向输出信号ON通过反馈补偿电容C6同样耦合到采样电容C2上,两种耦合相互抵消,使采样信号TN保持不变;同理,反向输出信号ON通过寄生电容C3耦合到采样电容C1上,正向输出信号OP通过反馈补偿电容C5同样耦合到采样电容C1上,两种耦合相互抵消,使采样信号TP保持不变。本发明使差分放大器的延时及寄生电容不再对采样信号产生影响,改善了跟踪保持电路的采样精度。
-
公开(公告)号:CN103346778B
公开(公告)日:2015-12-09
申请号:CN201310279502.8
申请日:2013-07-04
Applicant: 北京大学 , 无锡芯骋微电子有限公司
IPC: H03K19/0185
Abstract: 本发明公开了一种宽带线性均衡电路。本发明的宽带线性均衡电路包括一电容电阻负反馈均衡电路,其特征在于还包括一差分有源电感结构,所述差分有源电感结构的两输入端分别与所述电容电阻负反馈电路的两差分输出端连接;其中,所述差分有源电感结构提供一零点和一对可引入高频增益峰值的共轭复数极点,该零点可消除所述电容电阻负反馈电路的主极点。与现有技术相比,本发明可以提供更宽的带宽和更大的高频增益,且在面积上、功耗上具有优势。
-
公开(公告)号:CN104092465A
公开(公告)日:2014-10-08
申请号:CN201410116300.6
申请日:2014-03-24
Applicant: 北京大学
IPC: H03M1/36
Abstract: 本发明涉及一种Flash ADC(闪速型模拟数字转换器)电路,尤其涉及一种基于时域比较器的宽输入摆幅Flash ADC电路。具体是将传统Flash ADC中的电压比较器电路用新型的时域比较器电路代替,降低整个Flash ADC电路所消耗的功耗;同时采用N型和P型两种时域比较器,并为传统的时域比较器增加了单位增益电平调整电路,这些技术保证较大的输入摆幅。本发明涉及的基于时域比较器的Flash ADC电路具有0.4V-1.4V的输入摆幅、500Mhz的转换速率、5位的量化精度、2.9mW的功耗和较小的面积成本。本发明解决了现有ADC难以同时满足宽输入摆幅、高速、低功耗、小成本和中低精度的难题。此外,本发明的新型Flash ADC还可以作为流水线型ADC、分步式ADC等其他类型ADC的子模块,具有很高的实用价值。
-
公开(公告)号:CN114928359B
公开(公告)日:2024-09-24
申请号:CN202210128336.0
申请日:2022-02-11
Applicant: 北京大学
Abstract: 本发明涉及一种高精度跟踪保持电路,其包括采样开关S1、S2,采样电容C1、C2,差分放大器以及反馈补偿电容C5、C6,差分放大器的输入和输出之间有寄生电容C3、C4。当由跟踪状态切换到保持状态时,正向输出信号OP通过寄生电容C4耦合到采样电容C2上,反向输出信号ON通过反馈补偿电容C6同样耦合到采样电容C2上,两种耦合相互抵消,使采样信号TN保持不变;同理,反向输出信号ON通过寄生电容C3耦合到采样电容C1上,正向输出信号OP通过反馈补偿电容C5同样耦合到采样电容C1上,两种耦合相互抵消,使采样信号TP保持不变。本发明使差分放大器的延时及寄生电容不再对采样信号产生影响,改善了跟踪保持电路的采样精度。
-
公开(公告)号:CN115021720B
公开(公告)日:2024-04-30
申请号:CN202210522960.9
申请日:2022-05-13
Applicant: 北京大学
Abstract: 本发明涉及一种宽度可调的高速脉冲发生器电路及高速脉冲产生方法。该宽度可调的高速脉冲发生器电路,包括晶体管M1~M9,其中晶体管M1、M4、M6为PMOS,晶体管M2、M3、M5、M7、M8、M9为NMOS;M8、M9组成的支路作为一个单元,共有n个单元并联;当输入数据DIN=1时,不产生脉冲,输出节点POUT始终保持为0;当输入数据DIN=0时,在CK0和CK90同为高电平的时间内产生正脉冲。本发明的宽度可调的高速脉冲发生器电路的脉冲宽度可以通过芯片外控制字编程控制,从而对不同速率均可以调整至最优状态;本发明不引入额外的功耗,实现了低功耗、高速度的脉冲产生电路。
-
公开(公告)号:CN115149968B
公开(公告)日:2023-07-18
申请号:CN202210735187.4
申请日:2022-06-27
Applicant: 北京大学
Abstract: 本发明公开了一种基于码型选择的均衡器、驱动器及均衡方法。本发明的均衡器包括码型检测逻辑单元和均衡器模块,所述均衡器模块包括晶体管M5~M8;其中,所述码型检测逻辑单元用于根据输入的MSB信号和LSB信号生成下拉信号PDP或PDN;M5的源极与M6的漏极连接,栅极与下拉信号PDN输出端连接,漏极与输出节点OUTN连接;M6的源极与地线连接,栅极与控制信号SEL输出端连接;M7的源极与M8的漏极连接,栅极与下拉信号PDP输出端连接,漏极与输出节点OUTP连接;M8的源极与地线连接,栅极与控制信号SEL输出端连接;输出节点OUTN、OUTP分别为PAM4驱动器负极、正极所连接的输出节点。
-
公开(公告)号:CN114710152A
公开(公告)日:2022-07-05
申请号:CN202210128937.1
申请日:2022-02-11
Applicant: 北京大学
Abstract: 本发明涉及一种使用交替边沿的波特率鉴相器电路,其包括第一误差比较器、第二误差比较器、第一误差采样器、第二误差采样器、第一数据采样器、第二数据采样器、第一输入缓冲器、第二输入缓冲器以及采样相位判断逻辑;第一误差比较器、第二误差比较器分别将输入数据与负参考幅度VREF‑和正参考幅度VREF+对比,比较结果分别在时钟CKA和CKB的上升沿由第一误差采样器、第二误差采样器采样,得到两个误差信号EA、EB;第一数据采样器、第二数据采样器分别在时钟CKA、CKB的上升沿采样,得到第一判决数据DA和第二判决数据DB。本发明使得误差采样次数减半,降低了接收机功耗,并能提高收发机数据速率。
-
公开(公告)号:CN110460335A
公开(公告)日:2019-11-15
申请号:CN201910610179.5
申请日:2019-07-08
Applicant: 北京大学
IPC: H03M1/10
Abstract: 本发明提出一种基于可调电荷泵的动态比较器失调校准电路,包括:比较器、电荷泵电路和逻辑控制电路。比较器的校准输入端作为本电路的输出端,比较器的输出端与电荷泵电路的输入端相连,电荷泵电路的控制端与逻辑控制电路的输出端相连;其中,只要比较器的输出发生变化,逻辑控制电路就会产生相应的脉冲控制电荷泵电路的通断,以调节电荷泵的充放电速率。本发明实现了一种用于高速动态比较器的新型校准技术,本电路利用基于电容电荷分享的可调电荷泵电路来控制校准过程,降低了比较器的失调电压,这种值的选择提供了足够的校准范围并形成可以忽略不计的校准噪声。
-
公开(公告)号:CN105262475A
公开(公告)日:2016-01-20
申请号:CN201510691352.0
申请日:2015-10-22
Applicant: 北京大学 , 无锡芯骋微电子有限公司
IPC: H03K19/0185
Abstract: 本发明公布一种带有预加重均衡的摆幅可调整的SST型数据发送器,将SST单元分配给当前位信号和预加重信号,通过在差分输出端之间并联电阻实现低频信号的输出,克服了现行带预加重均衡的SST型数据发送器在发送低频信号时能量存在较大浪费的缺陷,大大提高了发送器的效能,在较高预加重强度下,本发明节省功耗至少50%。本发明能够实现输出摆幅调整,使得同一个数据发送器能够应用于不同损耗的传输媒介,进一步提高了能量效率。本发明包括一个由多个相同单元组成的SST型发送电路和一个预驱动电路,其中预驱动电路又由逻辑模块和功能选择模块组成。本发明可用于各种数据通信系统中,特别是在高速数据通信中能体现出高效能的特点。
-
公开(公告)号:CN104135272A
公开(公告)日:2014-11-05
申请号:CN201410377242.2
申请日:2014-07-31
Applicant: 北京大学
IPC: H03K19/094
Abstract: 本发明公开了一种节省功耗的预加重LVDS驱动电路,包括主抽头和预加重抽头,主抽头将CMOS差分信号INP、INN转换为LVDS差分信号OUTP、OUTN;预加重抽头则根据INP、INN和由INP、INN延时一个单位时间间隔后得到的CMOS差分信号INP_1、INN_1产生相应的电流信号叠加到相应的所述LVDS差分信号OUTP、OUTN上输出。本发明,由两对差分控制信号INP、INN和INP_1、INN_1控制预加重抽头,使预加重抽头可以检测INP、INN的高速跳变沿,并使得预加重抽头只在跳变后的一个单位时间间隔内有电流通过处于工作状态,而在其它时间没有电流通过处于不工作状态,实现了同样的预加重效果,但是极大地降低了驱动电路的功耗,具有很高的实用价值。
-
-
-
-
-
-
-
-
-