一种光伏逆变器的运行控制方法

    公开(公告)号:CN103490446A

    公开(公告)日:2014-01-01

    申请号:CN201310438875.5

    申请日:2013-09-24

    CPC classification number: Y02E10/563 Y02E10/58 Y02E40/30

    Abstract: 本发明涉及一种光伏逆变器的运行控制方法,属光伏发电技术领域。本发明根据光伏电池板的输出功率控制光伏逆变器运行在相应的模式,当光伏电池板的输出功率大于设定的功率值时控制光伏逆变器运行在最大功率跟踪模式或者有功功率调度模式,否则控制光伏逆变器运行在纯无功模式。本发明的光伏逆变器运行控制方法能够在并网发电的同时,实现对电网无功补偿,当电池板输出能量较低时,通过逆变器对电网补偿一定的无功电流,实现了装置的多功能使用,不但改善了电网的电能质量,又提高了整个系统的利用率,同时由于光伏发电装置始终并网运行无需反复启停,实现了智能无缝平滑过渡。

    一种光伏逆变器的运行控制方法

    公开(公告)号:CN103490446B

    公开(公告)日:2015-06-03

    申请号:CN201310438875.5

    申请日:2013-09-24

    CPC classification number: Y02E10/563 Y02E10/58 Y02E40/30

    Abstract: 本发明涉及一种光伏逆变器的运行控制方法,属光伏发电技术领域。本发明根据光伏电池板的输出功率控制光伏逆变器运行在相应的模式,当光伏电池板的输出功率大于设定的功率值时控制光伏逆变器运行在最大功率跟踪模式或者有功功率调度模式,否则控制光伏逆变器运行在纯无功模式。本发明的光伏逆变器运行控制方法能够在并网发电的同时,实现对电网无功补偿,当电池板输出能量较低时,通过逆变器对电网补偿一定的无功电流,实现了装置的多功能使用,不但改善了电网的电能质量,又提高了整个系统的利用率,同时由于光伏发电装置始终并网运行无需反复启停,实现了智能无缝平滑过渡。

    一种并联IGBT功率单元
    46.
    发明公开

    公开(公告)号:CN103354414A

    公开(公告)日:2013-10-16

    申请号:CN201310239583.9

    申请日:2013-06-17

    Abstract: 本发明公开了一种并联IGBT功率单元,包括上、下桥IGBT模组,每个IGBT模组包括至少两个并联的IGBT模块,还包括分别与两IGBT模组对应连接的上、下母排,上母排设有用于连接第一主母排的第一出线端、用于连接电容的第一电容连接端,下母排设有用于连接第二主母排的第二出线端、用于连接电容的第二电容连接端。本发明并联IGBT功率单元采用两个IGBT模组及与每个模组对应连接的两个结构相同的母排,将每个母排上用于连接主母排的出线端和用于连接电容的电容连接端到对应母排上各IGBT模块对应位置的对接连接端子和电容连接端子采用等长的铜排导电连接,每个母排上的连接IGBT的母排做到了等长,保证了各母排上并联IGBT模块均流度,解决了在IGBT并联时所产生的不均流问题。

    一种适用于同相供电装置功率模块的试验系统及其控制方法

    公开(公告)号:CN114062819B

    公开(公告)日:2024-05-10

    申请号:CN202111369766.3

    申请日:2021-11-16

    Abstract: 本发明公开了一种适用于同相供电装置功率模块的试验系统及其控制方法,其中试验系统包括:第一隔离变压器和第二隔离变压器的原边AC相并联接入外界电网AC相;第一隔离变压器的副边经第一接触器和第一电感与同相供电装置功率模块并联侧连接,功率模块级联侧经电流传感器、第二电感、第二接触器与第二隔离变压器的副边连接,第三接触器与软起电阻组件串联后与第二接触器和第二电感并联连接;控制器分别与第一接触器、第二接触器、第三接触器和电流传感器电连接;控制器与功率模块的并联侧控制板和级联侧控制板电连接,对功率模块进行控制。通过本测试系统可以实现对同相供电装置功率模块各项性能进行测试,提高了可靠性和安全性。

    采样延时控制装置及变流器谐振抑制控制系统

    公开(公告)号:CN112310995B

    公开(公告)日:2022-11-29

    申请号:CN201910667947.0

    申请日:2019-07-23

    Abstract: 本发明涉及一种采样延时控制装置及变流器谐振抑制控制系统,属于变流器并网控制技术领域。采样延时控制装置包括:FPGA和CPU;FPGA内置时钟产生触发信号和数据更新信号,触发信号与数据更新信号周期相同,周期长度根据延时长度预定,且数据更新信号超前于触发信号;数据更新信号产生时,将采样数据存储到RAM中;触发信号用于发送给CPU;CPU接收到触发信号后,读取RAM中的采样数据。该装置在数据更新信号产生后,存储相应的采样数据,也即RAM中只存储更新信号产生后的采样数据,保证RAM中存储的采样数据的准确性,接着CPU接收触发信号后读取RAM中的采样数据,该采样数据即为对应延时下所需的采样数据,保证CPU读取采样数据的准确性。

Patent Agency Ranking