预取命令控制方法、预取命令控制装置以及高速缓冲存储器控制装置

    公开(公告)号:CN1849580B

    公开(公告)日:2010-04-28

    申请号:CN200480012681.8

    申请日:2004-04-22

    Inventor: 大场章男

    CPC classification number: G06F9/3802 G06F9/383 G06F9/3836 G06F12/0862

    Abstract: 提供预取命令控制装置。当从CPU接收指定要预取的数据的使用时间的预取命令时,协议时隙产生单元根据使用时间产生协议时隙并将其注册在调度列表存储单元中。当接收常规访问命令时,协议时隙产生单元在常规协议队列存储单元中注册协议时隙。成本估算单元根据要预取的数据的高速缓存保留时间来估算预取命令的发布成本,并且根据资源占用成本估算常规访问命令的发布成本。协议发布单元根据这些发布成本的估算结果确定将要发布哪个命令,是预取命令还是常规访问命令。

    操作输入装置和文字输入装置

    公开(公告)号:CN101655740A

    公开(公告)日:2010-02-24

    申请号:CN200910163200.8

    申请日:2009-08-19

    Abstract: 一种操作输入装置,被安装在基座上使用,该基座在其表面形成有具备朝向外周一端的侧面的凹部,其中,该操作输入装置具备:形成与该凹部的侧面相应形状的侧面部、相互相对地突出且夹入基座而把操作输入装置固定在基座的第一和第二保持部,第一和第二保持部的至少一个,其与基座抵接的面在前端部分形成向另一个保持部侧弯曲,第一保持部的前端部能够询与第二保持部的相反侧移动,通过前端部向相反侧移动来进行操作输入装置向基座的安装或拆卸,在把操作输入装置安装在基座上的状态下,侧面部与凹部的朝向一端的侧面抵接。

    编码装置和方法
    53.
    发明授权

    公开(公告)号:CN100579223C

    公开(公告)日:2010-01-06

    申请号:CN200580047636.0

    申请日:2005-12-01

    CPC classification number: H04N19/40 H04N19/114 H04N19/134 H04N19/177 H04N19/61

    Abstract: 可以编码画面,使得在解码方不发生显示等待。对画面进行重新编码,使得它们的编码顺序改变。因此,将画面B3检测为比画面I1(画面Nd)迟两个画面地解码的画面Na+1(图11A)。这样,画面P3(画面Na+2)(比画面I1迟两个画面地显示的画面)包括在画面序列{I1,P2,B3}中。如图11C和图11D所示,在与画面B3的显示时间对应的时间处解码画面B3。因此,可以在画面B3的显示时间处显示画面B3。

    信息处理装置、进程控制方法

    公开(公告)号:CN100578456C

    公开(公告)日:2010-01-06

    申请号:CN200610093659.1

    申请日:2006-06-14

    Inventor: 横田大辅

    Abstract: 本发明提供了一种用于存储存储器映射的输入/输出(MMIO)寄存器的拷贝的方法和装置,用于提高数据处理效率。在其中通过经由时间共享将多个逻辑处理器与一物理处理器相关联的结构中,主机OS在活动状态和非活动状态中在存储器中存储对应于一逻辑处理器的MMIO寄存器的拷贝信息、即阴影,在所述活动状态中,将一物理处理器分配到对应于客户OS的一逻辑处理器,在非活动状态中,没有物理处理器分配到逻辑处理器。这种结构使得客户OS能够经由存储器访问通过阴影来获得对于MMIO寄存器的更快的访问,而不是直接地访问MMIO寄存器,以便实现有效的数据处理。

    用于从外部设备到处理器的存储器的地址翻译的方法和装置

    公开(公告)号:CN100549984C

    公开(公告)日:2009-10-14

    申请号:CN200580043012.1

    申请日:2005-12-14

    Inventor: 山崎刚

    Abstract: 本发明提供如下方法和装置:使用外部地址的第一部分作为指针以选择段表中的多个条目之一,所述段表的每个条目代表存储器的不同段;使用所述段表的所选择条目的至少一部分作为指向页表中多个条目的一个或多个的参考,所述页表中的每个条目包括在所述存储器中的物理地址的至少一部分,并且属于代表在所述存储器的所选择段中的页的条目组;以及使用所述外部地址的第二部分作为指向所述页表中条目之一的指针,以针对所述外部地址获得到所述存储器的至少部分翻译的物理地址。

    处理器、处理器系统、温度推测装置、信息处理装置

    公开(公告)号:CN100527044C

    公开(公告)日:2009-08-12

    申请号:CN200580001644.1

    申请日:2005-04-26

    CPC classification number: G06F1/324 G06F1/206 G06F1/3203 Y02D10/126

    Abstract: 本发明的温度传感器(120)测量处理器内部的特定位置的温度。整体热量测量部(130)测量处理器的整体热量。温度推测部(140)根据温度传感器(120)的特定位置的检测温度,推测处理器中产生的多个热点的温度,求处理器的最高温度。温度推测部(140)按照处理器的整体热量的大小,切换并参照被存储在存储部(160)中的最大负载时温度推测系数(162)和个别负载时温度推测系数(164),代入用于将传感器温度变换为热点的温度的温度推测函数。动作频率控制部(150)在温度推测部(140)推测的处理器的最高温度超过了界限温度的情况下,进行降低处理器的动作频率的控制。

Patent Agency Ranking