-
公开(公告)号:CN111865463A
公开(公告)日:2020-10-30
申请号:CN202010554711.9
申请日:2020-06-17
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04J3/06
Abstract: 本发明提供了一种板级间时钟无缝对接同源电路结构,包括两个时钟控制单元,每个时钟控制单元包括协处理器、增益可控放大器、压控振荡器、时钟延时调节模块和相位检测器,每个所述时钟延时调节模块的一端连接外部时钟,另一端连接压控振荡器,所述时钟延时调节模块的输出端连接相位检测器,所述相位检测器对两路输入的时钟信号的相位进行检测,根据两路时钟上升沿的偏差产生变化的脉冲序列输出到协处理器;所述协处理器连接增益可控放大器;所述增益可控放大器连接压控振荡器。本发明结合相位检测和跟踪原理,实现内部时钟和外部时钟平稳快速切换的功能,无需芯片或板卡断电、拆机、焊接,省时方便。
-
公开(公告)号:CN108647007B
公开(公告)日:2020-10-16
申请号:CN201810400084.6
申请日:2018-04-28
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F7/57
Abstract: 本发明提供了一种运算系统及芯片,该系统包括读写控制模块、算式规则控制器、排序器、算式生成器和调度算粒模块:算式规则控制器从预先加载的配置信息中获取运算数据的存储地址和运算符号;算式生成器根据存储地址,从读写控制模块中读取运算数据;调度算粒模块调取运算符号对应的运算器,对运算数据进行运算,将运算结果保存至读写控制模块;排序器对运算结果的存储地址进行排序和计数,得到计数结果;算式规则控制器根据计数结果确定下一个运算数据的存储地址。本发明通过配置信息可以在系统架构不变的情况下实时重构算法功能,提高了运算系统的灵活性和资源复用率;通过算粒调度的方式实现运算指令的并行执行,提高了系统的计算能力。
-
公开(公告)号:CN111445017A
公开(公告)日:2020-07-24
申请号:CN202010207582.6
申请日:2020-03-23
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06N3/063
Abstract: 本申请提供了一种运算方法及装置,运算装置包括复数乘法器、选择器、以及复数加法器。由于,每一复数乘法器由实数加法器、选择器、以及实数乘法器组成,每一复数加法器由实数加法器、选择器、以及实数乘法器组成。所以,在复数运算模式下,输入的运算数据为复数,复数乘法器通过实数乘法器和实数加法器完成对实部和虚部的乘加运算。复数加法器通过实数乘法器和实数加法器完成对实部和虚部的加法运算。在实数运算模式下,输入的运算数据为实数,可以直接使用实数乘法器和实数加法器完成实数的乘法和/或加法运算。运算装置中设置有多个选择器,通过控制选择器选择数据流实现不同的计算功能。
-
公开(公告)号:CN111262800A
公开(公告)日:2020-06-09
申请号:CN202010061681.8
申请日:2020-01-19
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/931 , H04L29/06 , H04L12/46
Abstract: 本发明公开了一种以太网交换机的业务数据通信方法及系统,方法包括:通过交换芯片驱动对接收到的业务数据封装私有以太网头后发送至判决器,判决器将封装有私有以太网头的业务数据分发至三个异构处理器;异构处理器通过去除私有以太网头提取业务数据,并将提取出的业务数据分发给相应的应用程序。本发明能够实现协议栈运行在三个异构处理器上,交换芯片驱动运行在另一个处理器上的以太网交换机的业务数据通信。
-
公开(公告)号:CN110191028A
公开(公告)日:2019-08-30
申请号:CN201910617657.5
申请日:2019-07-10
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
Abstract: 本发明提供了一种可软件定义的互连设备的测试装置、系统及方法;其中,该装置包括原协议报文生成器、目标协议报文解析匹配器及控制器;控制器用于接收用户的配置指令,生成原协议配置命令、解析匹配配置命令及协议转换配置命令;原协议报文生成器用于根据原协议配置命令,生成原协议报文,并将原协议报文发送至互连设备,以使互连设备根据原协议报文及协议转换配置命令生成目标协议报文;目标协议报文解析匹配器用于接收互连设备发送的目标协议报文后,根据解析匹配配置命令,对目标协议报文进行解析及匹配,生成功能及功能测试结果。本发明实现了互连设备功能的全面测试、提高了测试效率。
-
公开(公告)号:CN109408452A
公开(公告)日:2019-03-01
申请号:CN201810082096.9
申请日:2018-01-29
Applicant: 天津芯海创科技有限公司 , 上海红神信息技术有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F15/173 , G06F15/78
Abstract: 本发明公开了一种拟态工控处理器及数据处理方法,涉及工控处理器领域,包括:多个CPU内核、总线互连模块、拟态功能模块和多个处理器接口,拟态功能模块单元,实现处理器输入或者输出数据的拟态化计算与处理,当向处理器接口输出数据时,对接收到的多个下行数据进行拟态判决,根据判决结果向处理器接口输出正确状态的下行数据;当接收处理器接口输入数据时,确定流量处理能力满足预设条件的CPU内核的内核标识,再通过总线互联模块将接收到的上行数据发送给与上行数据携带的内核标识所对应的CPU内核。本发明的一种拟态工控处理器,可以对各个CPU内核的输出数据进行判决,输出正确结果,并引入拟态数据流量均衡机制,实现不同异构CPU内核的负荷性能均衡。
-
公开(公告)号:CN108900181A
公开(公告)日:2018-11-27
申请号:CN201810741456.1
申请日:2018-07-02
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H03K5/135
Abstract: 本发明提供了一种时钟延时调节装置和时钟延时调节系统,属于集成电路技术领域。本发明实施例提供的时钟延时调节装置和时钟延时调节系统,其中,时钟延时调节装置包括依次连接的第一信号输入调节模块、第一延时模块和第一信号输出调节模块;第一延时模块用于与控制芯片连接,根据控制芯片输入的延时差,使单端时钟信号的延迟设定时间,将延时后的时钟信号发送至第一信号输出调节模块。该装置可以增大延时时间的调节范围,提高频带调节的灵活性,满足低频带和高频带的使用,满足高速采样系统,提高时钟延时调节的精度。
-
公开(公告)号:CN108829546A
公开(公告)日:2018-11-16
申请号:CN201810645073.4
申请日:2018-06-21
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06F11/16
Abstract: 本发明涉及数据处理技术领域,尤其涉及超时机制控制方法和装置。本发明的超时机制控制方法,包括:获取多个执行体中的每个执行体执行任务对应的历史执行时间;确定多个执行体中最先完成当前任务对应的执行时间为标准值;根据所述标准值和所述每个执行体执行任务对应的历史执行时间,逐一计算所述多个执行体中的除去标准值对应的执行体的每个执行体执行当前任务的超时阈值;将所述超时阈值发送给所述输出仲裁器,以使输出仲裁器根据超时阈值,对所述多个执行体输出的数据及时进行判决。还公开了超时机制控制装置,包括:获取模块;确定模块;计算模块;判决模块。本发明有效的提高了执行效率,且操作简单。
-
公开(公告)号:CN108768720A
公开(公告)日:2018-11-06
申请号:CN201810512944.5
申请日:2018-05-24
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/24 , H04L12/741
CPC classification number: H04L41/0803 , H04L45/54
Abstract: 本发明提供了一种路由表信息配置系统和方法,涉及信息配置的技术领域,该系统包括:常规信息配置模块,广播配置模块和单端口配置模块;常规信息配置模块用于对常规路由表进行配置,其中,常规路由表中包括以下信息:目标默认端口的选择信息,RapidIO域信息和组播掩码信息;广播配置模块用于对广播路由表进行配置;单端口配置模块用于对单端口路由表进行配置,其中,单端口路由表中包括以下信息:单端口设备表信息和单端口域表信息。本发明解决了现有技术中由于一次只对一个寄存器的路由表信息进行配置和管理,导致的寄存器路由表信息配置效率低的技术问题,本发明达到了能够一次对多个寄存器进行配置和管理,提高寄存器信息配置效率的技术效果。
-
公开(公告)号:CN108667566A
公开(公告)日:2018-10-16
申请号:CN201810377346.1
申请日:2018-04-24
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L1/00 , H04L12/851
Abstract: 本发明提供了一种TCP流数据匹配装置,包括:主逻辑模块和多个副逻辑模块;主逻辑模块用于提取第一TCP流数据中的第一CRC校验码,并获取提取第一CRC校验码时刻的提取时间戳,将第一CRC校验码和提取时间戳合并,得到基准数据;每个副逻辑模块用于提取多个第二TCP流数据中的第二CRC校验码,并获取存储第二CRC校验码时刻的存储时间戳,将第二CRC校验码和存储时间戳合并,得到多个副基准数据,若在多个副基准数据中查找到第二CRC校验码和基准数据的第一CRC校验码匹配且存储时间戳和提取时间戳之间的差值小于时间窗口的副基准数据,输出基准数据和副基准数据,缓解现有技术中的流匹配输出结果准确性低的问题,达到了提高流匹配输出结果准确性的技术效果。
-
-
-
-
-
-
-
-
-