一种像素排列结构、显示面板及显示装置

    公开(公告)号:CN104460158B

    公开(公告)日:2018-02-13

    申请号:CN201410803426.0

    申请日:2014-12-18

    IPC分类号: G02F1/1362

    摘要: 本发明提供一种像素排列结构、显示面板及显示装置,所述像素排列结构包括多个子像素行,每一所述子像素行包括多个像素,每一所述像素包括颜色不同的至少三个子像素,至少部分子像素行中每一子像素行和与其在列方向上相邻的两个子像素行中的一个子像素行在行方向上排列顺序不同,以交错排列;且所述至少部分子像素行中每一子像素行和与其在列方向上相邻的两个子像素行中的另一个子像素行在行方向上的子像素排列顺序相同。上述方案,在保证显示效果的同时,能够实现ASG模式,且无需提高TFT充电能力,成本降低。

    移位寄存器单元、栅极驱动电路及其驱动方法

    公开(公告)号:CN106875911A

    公开(公告)日:2017-06-20

    申请号:CN201710237626.8

    申请日:2017-04-12

    发明人: 赵剑 王慧

    IPC分类号: G09G3/36 G11C19/28

    摘要: 一种移位寄存器单元及其驱动方法、栅极驱动电路,以及阵列基板,其中该移位寄存器单元包括:输入子电路,连接信号输入端和上拉节点之间,被配置为向上拉节点输入信号;输出子电路,连接在上拉节点和信号输出端之间,被配置为在上拉节点的控制下,向信号输出端输出脉冲信号;复位子电路,连接在复位端、上拉节点和信号输出端之间,被配置为在复位端的控制下,对上拉节点和信号输出端进行复位;以及时钟信号选择子电路,其输入端连接到第一时钟信号端和第二时钟信号端,第一输出端连接到输出子电路,被配置为根据第一控制端和第二控制端的电平来选择向输出子电路提供第一时钟信号还是第二时钟信号。由此,实现了显示面板在2D和3D两种不同的显示模式下自由切换,并且能够在3D显示中实现对双栅线的同时扫描。

    栅极驱动电路、电压调节方法和显示装置

    公开(公告)号:CN110782827B

    公开(公告)日:2023-07-21

    申请号:CN201911212247.9

    申请日:2019-11-28

    IPC分类号: G09G3/20 G11C19/28

    摘要: 本发明实施例提供一种栅极驱动电路,包括:第一工作电压端;第二工作电压端,所述第一工作电压端的第一工作电压和所述第二工作电压端的第二工作电压中的至少一者的大小可调;栅极驱动子电路,与所述第一工作电压端和所述第二工作电压端相连,配置为依次向多行栅线输出扫描信号,其中,输出至第2i‑1行栅线的扫描信号为根据所述第一工作电压生成的第一扫描信号,输出至第2i行栅线的扫描信号为根据第二工作电压生成的第二扫描信号,其中,i为正整数,且2i小于或等于所述栅线的总行数。本发明实施例还提供一种基于栅极驱动电路的电压调节方法、显示装置。本发明能够提高显示装置的显示效果。

    栅极驱动电路和显示装置
    66.
    发明授权

    公开(公告)号:CN109817144B

    公开(公告)日:2022-09-23

    申请号:CN201910100406.X

    申请日:2019-01-31

    IPC分类号: G09G3/20

    摘要: 本发明公开了一种栅极驱动电路和显示装置,栅极驱动电路包括:输入模块、输出模块和复位模块,输入模块分别与输入端和上拉节点相连,输出模块分别与上拉节点和输出端相连,复位模块分别与复位端和上拉节点相连,其中,复位模块包括第一晶体管和第二晶体管,第一晶体管和第二晶体管的控制极均与复位端相连,第一晶体管的第一极与上拉节点相连,第一晶体管的第二极与第二电源端相连,第二晶体管的第一极与第二电源端相连,第一晶体管的第二极与第一电源端相连;其中,第二电源端的第二电源电压大于复位端提供的关闭电压,关闭电压用于控制第一晶体管和第二晶体管关闭,由此,能够解决上拉节点的漏电问题,使得输出模块正常输出。

    移位寄存器单元、栅极驱动电路、显示装置及驱动方法

    公开(公告)号:CN109147704B

    公开(公告)日:2021-02-26

    申请号:CN201811141165.5

    申请日:2018-09-28

    IPC分类号: G09G3/36 G11C19/28

    摘要: 本发明提供一种移位寄存器单元、栅极驱动电路、显示装置及驱动方法,涉及显示技术领域,用于减小移位寄存器单元输出信号的突变量。移位寄存器单元,包括:上拉节点;第一输出子电路,连接上拉节点、时钟信号端以及第一信号输出端,用于在上拉节点的控制下,将时钟信号端的信号传输至第一信号输出端;第二输出子电路,连接上拉节点、时钟信号端以及第二信号输出端,用于在上拉节点的控制下,将时钟信号端的信号传输至第二信号输出端;调压子电路,连接第一信号输入端、第一电压端以及第一信号输出端,用于在第一信号输入端的控制下,将第一电压端的信号传输至第一信号输出端,以拉低第一信号输出端输出的信号。

    移位寄存器单元及其驱动方法、栅极驱动电路及显示装置

    公开(公告)号:CN108806628B

    公开(公告)日:2021-01-22

    申请号:CN201810644213.6

    申请日:2018-06-21

    IPC分类号: G09G3/36 G11C19/28

    摘要: 一种移位寄存器单元及其驱动方法、栅极驱动电路及显示装置,该移位寄存器单元包括输入电路、输出电路、第一上拉节点复位电路和复位控制电路。所述输入电路配置为响应于输入信号对上拉节点进行充电;所述输出电路配置为在所述上拉节点的电平的控制下,将时钟信号输出至输出端;所述第一上拉节点复位电路配置为响应于第一复位信号对所述上拉节点进行复位;所述复位控制电路配置为响应于复位控制信号和基准信号向所述第一上拉节点复位电路输入所述第一复位信号,以开启所述第一上拉节点复位电路。该移位寄存器单元可解决低温环境下降噪晶体管沟道电流降低导致的上拉节点降噪不充分的问题,避免产生多次输出的现象,保证产品的正常工作。

    背光模组及显示装置
    69.
    发明授权

    公开(公告)号:CN109426032B

    公开(公告)日:2020-04-24

    申请号:CN201710750908.8

    申请日:2017-08-28

    发明人: 王慧 孟小明

    IPC分类号: G02F1/13357

    摘要: 本发明提供了一种背光模组及显示装置,所述背光模组包括:导光板,包括入光侧及出光面;设置于所述导光板的出光面的光学膜片;以及,设置于所述导光板的四周的胶框;所述光学膜片的至少一侧边缘的至少一部分超出所述导光板的边缘外,并叠放在所述胶框上,以使所述胶框支撑所述光学膜片;且在所述光学膜片的叠放在所述胶框上的部分上设置有垫片,用以支撑显示面板。本发明所提供的背光模组及显示装置,将光学膜片的至少一侧的边缘向外延伸,与现有技术中相比,光学膜片到显示面板的显示区的距离增加,从而可以有效解决现有技术中背光模组边框宽度过窄时的漏光问题。

    移位寄存器单元、栅极驱动电路、显示装置及驱动方法

    公开(公告)号:CN110880304A

    公开(公告)日:2020-03-13

    申请号:CN201811038779.0

    申请日:2018-09-06

    摘要: 一种移位寄存器单元、栅极驱动电路、显示装置及驱动方法。该移位寄存器单元,包括输入电路、输出电路和第一节点控制电路。输入电路与第一节点连接,且配置为响应于输入信号对第一节点进行充电;输出电路与第一节点连接,且配置为在第一节点的电平信号的控制下,将输出信号在输出端输出;第一节点控制电路分别与第一节点和预充控制端连接,且配置为从预充控制端接收预充控制信号且响应于预充控制信号,在输出端将输出信号输出之前,对第一节点进行充电。该移位寄存器单元可以提高上拉节点的充电能力,以解决在高刷新频率下由于晶体管的特性漂移导致的上拉节点充电不足的问题。