-
公开(公告)号:CN108062289B
公开(公告)日:2021-09-03
申请号:CN201810075622.9
申请日:2018-01-25
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王元磊 , 张兴明 , 宋克 , 刘勤让 , 沈剑良 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 高彦钊 , 谭力波 , 陶常勇 , 杨堃 , 王封 , 张帆 , 张新顺 , 汪欣
IPC: G06F17/14
Abstract: 本发明提供了一种快速傅里叶变换FFT地址换序方法、信号处理方法及装置,快速傅里叶变换FFT地址换序方法包括:根据采样点个数以及预设基数确定总级数M;按顺序将采样点存储到M级存储器中的第一级存储器的存储空间中;根据采样点个数确定基础二进制数组;在每两个相邻级存储器之间进行地址换序,当当前级数m为正整数且m小于M时,在基础二进制数组中的每一个二进制数的从最高位开始的第m位前面插入数字0,得到第一地址数组,在基础二进制数组中的每一个二进制数的从最高位开始的第m位前面插入数字1,得到第二地址数组,缓解现有技术中存在的由于数据地址变换速度低导致的运算时间长,效率低的问题,达到减少运算时间、提高运算效率的效果。
-
公开(公告)号:CN110191028B
公开(公告)日:2020-12-01
申请号:CN201910617657.5
申请日:2019-07-10
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
Abstract: 本发明提供了一种可软件定义的互连设备的测试装置、系统及方法;其中,该装置包括原协议报文生成器、目标协议报文解析匹配器及控制器;控制器用于接收用户的配置指令,生成原协议配置命令、解析匹配配置命令及协议转换配置命令;原协议报文生成器用于根据原协议配置命令,生成原协议报文,并将原协议报文发送至互连设备,以使互连设备根据原协议报文及协议转换配置命令生成目标协议报文;目标协议报文解析匹配器用于接收互连设备发送的目标协议报文后,根据解析匹配配置命令,对目标协议报文进行解析及匹配,生成功能及功能测试结果。本发明实现了互连设备功能的全面测试、提高了测试效率。
-
公开(公告)号:CN111625075A
公开(公告)日:2020-09-04
申请号:CN202010431480.2
申请日:2020-05-20
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F1/24
Abstract: 本申请实施例公开了一种软件可配置的复位装置和方法,用于对芯片进行复位。本公开的复位装置包括可配置复位状态机和可配置复位条件寄存器,所述复位状态机被配置为按照所述可配置复位条件寄存器指定的次序进行状态跳转,在满足复位条件时,所述复位装置按照状态跳转次序在相应的状态产生复位输出,控制所述芯片内部的模块按次序完成复位操作。本公开可以通过配置该复位装置实现不同复位次序和功能。该复位装置具有可配置,可扩展,可调式的特点,解决了芯片复位设计中,复位源、复位状态、复位状态切换的条件,只能针对特定的设计,不能适用软件根据需要灵活配置的缺陷。
-
公开(公告)号:CN111158636A
公开(公告)日:2020-05-15
申请号:CN201911220379.6
申请日:2019-12-03
Applicant: 中国人民解放军战略支援部队信息工程大学 , 天津市滨海新区信息技术创新中心
IPC: G06F7/57 , G06F7/544 , H04L12/741
Abstract: 本发明提供了一种可重构计算结构及乘累加计算处理阵列的路由寻址方法、装置。该结构中,可重构计算模块包括至少一个乘累加计算处理阵列,每个乘累加计算处理阵列包括ram单元和算式生成器,每个ram单元由四个ram块拼接而成,每个ram单元均由相应的计算算粒与其对应,用来完成典型的乘累加运算,每个算式生成器有四个接口,可通过接口与周边的ram单元连接。本发明提出的可重构计算结构,通过构建包含ram单元和算式生成器的乘累加计算处理阵列,每个阵列内部和阵列之间可通过算式生成器将各个ram单元互联,进而将将若干个乘累加计算处理阵列形成网状结构,相比传统的总线型或crossbar型互联结构而言,本互联结构逻辑电路设计简单。
-
公开(公告)号:CN111131535A
公开(公告)日:2020-05-08
申请号:CN201911236451.4
申请日:2019-12-05
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Abstract: 本发明提供了一种RapidIO动态地址映射系统,包括输入模块、协议转换模块、以及输出模块;所述输入模块,与协议转换模块相连,用于输入以太网UDP报文;所述协议转换模块,用于实现以太网UDP协议向RapidIO协议转换的动态地址映射;所述输出模块,与协议转换模块相连,用于数据输出。本发明提出了一种RapidIO动态地址映射系统,识别以太网UDP端点发出来的报文信息映射到不同的RapidIO地址存储空间,可以给RapidIO端点更多的时间去处理收到的数据内容,从而提高整个系统性能。
-
公开(公告)号:CN110225061A
公开(公告)日:2019-09-10
申请号:CN201910565703.1
申请日:2019-06-26
Applicant: 天津市滨海新区信息技术创新中心 , 天津芯海创科技有限公司
IPC: H04L29/06
Abstract: 本发明提供了基于流表驱动的异构协议转换方法和装置,包括:获取源协议报文;将源协议报文通过统一协议解析跳转图进行解析和提取处理,得到报文载荷和源协议统一描述符信息;将源协议统一描述符信息通过多级流表的异构协议报文包头转换处理,得到目标协议描述符信息;对目标协议描述符信息进行提取,得到目标协议的包头信息和缓存地址信息;根据缓存地址信息读取报文载荷;将目标协议的包头信息和报文载荷进行封装,得到目标协议报文,可以进行源协议与目的协议的转换,达到线速处理要求,转换效率高。
-
公开(公告)号:CN108897724A
公开(公告)日:2018-11-27
申请号:CN201810722197.8
申请日:2018-07-03
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 钟丹 , 徐庆阳 , 刘冬培 , 刘勤让 , 沈剑良 , 朱珂 , 宋克 , 吕平 , 张丽 , 丁青子 , 黑建平 , 汤先拓 , 杨晓龙 , 田晓旭 , 杨堃 , 汪欣 , 丁旭
Abstract: 本发明公开了一种功能完成进度确定方法及装置,涉及芯片功能验证领域,包括:获取预先生成的XML文件,XML文件包括:与每个待测试功能对应的覆盖组所覆盖的变量及变量范围;利用自定义脚本,将多个覆盖组所覆盖的变量及变量范围转换为功能覆盖率代码;将功能覆盖率代码实例化;当接收到验证平台的启动指令时,在实例化的功能覆盖率代码中调用各覆盖组,以使每个覆盖组获取与自身对应的待测试功能的进度信息;启动存储于预设路径中的验证自动化脚本,将多个测试功能的多个进度信息进行验证计划反标,得到进度报告。本发明的一种功能完成进度确定方法及装置,自动生成功能覆盖代码,无需验证人员手动编写,节省工作时间,提高功能验证效率。
-
公开(公告)号:CN108763676A
公开(公告)日:2018-11-06
申请号:CN201810466001.3
申请日:2018-05-15
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: G06F17/50
CPC classification number: G06F17/5081
Abstract: 本发明提供了一种激励源及功能验证方法,所述激励源中的激励产生模块,用于生成用于测试待测模块的第一包流量,并将第一包流量分别发送给接口模块和包验证模块;接口模块用于将第一包流量发送给待测模块,以使待测模块处理所述第一包流量得到第二包流量,以及,将所述第二包流量发送给响应接收模块;响应接收模块用于接收第二包流量,并将第二包流量发送给所述包验证模块;包验证模块用于根据所述第一包流量和所述第二包流量验证所述待测模块所实现的功能是否正确,得到验证结果,达到能够通过包验证模块对包流量进行补充验证,保证验证待测模块的功能正确性时验证结果具有全面性的技术效果。
-
公开(公告)号:CN108449289A
公开(公告)日:2018-08-24
申请号:CN201810195087.0
申请日:2018-03-09
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
IPC: H04L12/947
Abstract: 本发明公开了一种RapidIO交换设备动态管理方法及系统,采用虚拟ID池的概念从根本上解除交换设备与PE设备的耦合关系,通过固定个数ID加弹性可变ID两部分实现ID池尺寸的自适应调整,并且构建、维护RapidIO网络交换设备实时路由覆盖缓冲区,使得仅当交换设备未命中时才需动态配置,进而达到交换设备管理的智能化、动态自适应和高可靠性。
-
公开(公告)号:CN108090029A
公开(公告)日:2018-05-29
申请号:CN201810009266.0
申请日:2018-01-04
Applicant: 天津芯海创科技有限公司 , 天津市滨海新区信息技术创新中心
Inventor: 王元磊 , 张兴明 , 宋克 , 刘勤让 , 沈剑良 , 吕平 , 朱珂 , 刘冬培 , 王盼 , 高彦钊 , 谭力波 , 陶常勇 , 杨堃 , 王封 , 张帆 , 张新顺 , 汪欣
Abstract: 本发明公开了一种矩阵求逆中的算粒调度装置及方法,涉及数据计算技术领域,包括:运算分配调度模块、乘法算粒、累加乘算粒和乘法结果判决模块;运算分配模块接收到待处理算式时,确定空闲状态的累加乘算粒及算粒标识,根据算粒标识为待处理算式生成算式附加信息,将待处理算式中的多个乘法运算分别分配至至少两个乘法算粒中,得到多个乘法值;乘法结果判决模块根据算式附加信息将多个乘法值及待处理算式的常数项输送至算粒标识对应的累加乘算粒中,得到计算结果。本发明提供的一种矩阵求逆中的算粒调度装置及方法,对矩阵求逆构成中的运算算式进行算粒拆分、算粒高效调度和适度并行化处理,实现对可重构矩阵求逆运算,进而实现FPGA硬件的加速处理。
-
-
-
-
-
-
-
-
-