输入输出电路
    61.
    发明授权

    公开(公告)号:CN102739231B

    公开(公告)日:2015-06-17

    申请号:CN201210081357.8

    申请日:2012-03-26

    发明人: 和田淳 水上一

    IPC分类号: H03K19/0175

    摘要: 本发明提供一种输入输出电路,其中识别端子电压检测电路(13)对识别端子的电压进行检测。视频开关被插入到对内部电路所含的视频电路(51)和识别端子进行连接的信号线中。控制部(15)检测表示连接器20中连接了视频缆线的电压,之后,当检测到表示视频缆线以规定的阻抗终止的电压时,将视频开关接通。由此,能够正确地检测与连接器连接的视频缆线的有无,正确地控制视频信号的外部输出。

    I2C/SPI指令之侦测与解读装置及方法

    公开(公告)号:CN104298701A

    公开(公告)日:2015-01-21

    申请号:CN201410344092.5

    申请日:2014-07-18

    发明人: 黄顺治 张志隆

    IPC分类号: G06F17/30

    CPC分类号: G06F13/4282 G06F2213/0016

    摘要: 一种I2C/SPI指令之侦测与解读装置及方法,应用于一图形处理系统,可避免不当设定,确保系统运作于安全范围。本发明侦测与解读装置包含一控制单元及一储存单元;本发明的方法使该控制单元能执行下列步骤:接收一I2C/SPI指令;侦测所述I2C/SPI指令是否为一设定参数;若所述指令为设定参数则进行解读;以及若所述设定参数超出系统允许的规格安全范围,则忽略所述设定参数,否则将所述设定参数传入所述系统进行设定。

    硬盘状态指示装置
    63.
    发明公开

    公开(公告)号:CN104239187A

    公开(公告)日:2014-12-24

    申请号:CN201310230273.0

    申请日:2013-06-11

    发明人: 陈振宇

    IPC分类号: G06F11/32

    摘要: 一种硬盘状态指示装置,用以监控一第一硬盘的工作状态,所述硬盘状态指示装置包括一南桥芯片、一复杂可编程逻辑控制芯片、一远端管理控制芯片及至少一指示灯,所述南桥芯片储存有第一硬盘的工作状态信息,所述复杂可编程逻辑控制芯片读取第一硬盘工作状态信息中的位置信号和数据信号,所述复杂可编程逻辑控制芯片根据位置信号和数据信号解码出第一硬盘的工作状态信号,并将解码出的工作状态信号发送给所述远端管理控制芯片,所述远端管理控制芯片根据工作状态信号解码出位置信号和数据信号,并将解码出的位置信号和数据信号发送给所述指示灯,所述指示灯根据接收到的位置信号和数据信号指示所述第一硬盘的工作状态。

    有线标签的接口仲裁
    64.
    发明公开

    公开(公告)号:CN103679250A

    公开(公告)日:2014-03-26

    申请号:CN201310358959.8

    申请日:2013-08-16

    IPC分类号: G06K19/077

    摘要: 各种示例性实施例涉及一种集成电路,该集成电路包括:存储器;RF接口,被配置为访问存储器;有线接口,被连接到主机并且被配置为访问存储器;以及仲裁模块,被配置为防止通过两个以上的接口并发访问存储器。各种示例性实施例涉及一种控制访问双接口标签的方法,该双接口标签具有能够在空闲状态、有线锁定状态和RF锁定状态操作的有线接口和RF接口。各种示例性实施例还涉及一种主机设备。

    管脚可选的I2C从机地址
    65.
    发明公开

    公开(公告)号:CN103123615A

    公开(公告)日:2013-05-29

    申请号:CN201210469125.X

    申请日:2012-11-19

    发明人: 伊戈尔·弗兰

    IPC分类号: G06F13/36

    摘要: 本申请涉及管脚可选的I2C从机地址。除其他以外,本申请主要讨论了一种多地址内置集成电路(I2C)选择电路,其被配置成接收:来自从机I2C设备的N个识别(ID)管脚的N个ID信号;以及来自I2C总线的串行数据线(SDA)的数据信号或者来自所述I2C总线的串行时钟线(SCL)的时钟信号的至少一个信号,并且使用N个ID信号和数据信号或者时钟信号中的至少一个来确定4N个可选的I2C地址中的一个地址。在示例中,多地址I2C选择电路可以使用来自从机I2C设备的单个ID管脚的单个ID信号来确定4个可选择的I2C地址。

    音频数据传输方法及装置
    67.
    发明公开

    公开(公告)号:CN102326346A

    公开(公告)日:2012-01-18

    申请号:CN201080008753.7

    申请日:2010-02-23

    发明人: 李东奂

    IPC分类号: H04H60/19 H04L25/02

    摘要: 本发明提供音频数据传输方法及装置,在本发明的音频数据传输方法中,将需要传输的音频数据分割成基本信道音频数据及用于高信道的服务的追加的音频数据。当基于串行总线的标准的字选择信号选择左信道或右信道时,向已选择的信道传输对应的基本信道音频数据,并且在字选择信号选择其它信道之前的剩余时间内,传输至少一种追加的音频数据,由此,利用如集成电路内置音频总线的2信道支持用串行总线,无需另外的设计变更即可传输如5.1信道的高信道的音频数据。

    总线电路
    68.
    发明授权

    公开(公告)号:CN101356517B

    公开(公告)日:2010-06-23

    申请号:CN200680034695.9

    申请日:2006-09-13

    IPC分类号: G06F13/42

    摘要: 总线电路中的时钟控制从第一电路(14)交接至第二电路(12)。时钟导线(10a)在交接命令执行开始后的最后的时钟周期之后被第一电路的驱动器电路驱动至预定电压电平,并且在第一时间间隔继续将时钟导线(10a)驱动至预定电压电平。利用第二电路的驱动器电路在交接命令开始执行后的第二时间间隔之后将时钟导线驱动至预定电压电平,直到第二时间间隔结束之后的第三时间间隔过去以后。随后,在第二电路(14)的时钟电路(140)的控制下驱动时钟导线(10a)。

    总线电路
    69.
    发明公开

    公开(公告)号:CN101356517A

    公开(公告)日:2009-01-28

    申请号:CN200680034695.9

    申请日:2006-09-13

    IPC分类号: G06F13/42

    摘要: 总线电路中的时钟控制从第一电路(14)交接至第二电路(12)。时钟导线(10a)在交接命令执行开始后的最后的时钟周期之后被第一电路的驱动器电路驱动至预定电压电平,并且在第一时间间隔继续将时钟导线(10a)驱动至预定电压电平。利用第二电路的驱动器电路在交接命令开始执行后的第二时间间隔之后将时钟导线驱动至预定电压电平,直到第二时间间隔结束之后的第三时间间隔过去以后。随后,在第二电路(14)的时钟电路(140)的控制下驱动时钟导线(10a)。