-
公开(公告)号:CN109218007A
公开(公告)日:2019-01-15
申请号:CN201710532239.7
申请日:2017-07-03
申请人: 中兴通讯股份有限公司
CPC分类号: H04L7/0008 , H04L7/0016 , H04L69/02
摘要: 本发明公开了一种路径选择方法、设备及存储介质,属于精确时间同步技术领域。该方法包括:接收来自于上游设备发送的至少两个通告报文;从至少两个通告报文中分别解析时间同步偏差;选择发送时间同步偏差最小的上游设备所在的路径作为最佳主时钟路径。通过本申请的最佳时钟路径选择方法、设备及存储介质,能够高效、准确地选择出性能最佳的主时钟路径和网元,提高了系统的同步质量,保证系统的性能。
-
公开(公告)号:CN108880555A
公开(公告)日:2018-11-23
申请号:CN201810455092.0
申请日:2018-05-14
申请人: 亚德诺半导体集团
IPC分类号: H03M3/00
CPC分类号: H03M3/458 , H03M1/00 , H03M1/12 , H03M1/1245 , H03M3/344 , H03M3/384 , H03M2201/4233 , H04B14/046 , H04L7/0008 , H04L25/03343
摘要: 本公开涉及采样速率转换器的再同步。具有可被编程为以不同速率生成样本的采样速率转换器的装置通过暂时将采样速率改变为临时采样速率,然后将采样速率改回到原始采样速率而与外部同步脉冲同步。通过确定同步脉冲与输出采样之一之间的间隔并确定用于以新速率产生输出采样的装置的处理时间来实现减少时间的同步。系统根据这些计算来计算临时采样率,这些计算倾向于减少实现同步的时间量。
-
公开(公告)号:CN108717401A
公开(公告)日:2018-10-30
申请号:CN201810293392.3
申请日:2018-04-03
申请人: 赛灵思公司
CPC分类号: H03K5/06 , G11C7/1084 , G11C7/1093 , G11C11/4093 , G11C2207/2254 , H03K2005/00019 , H04L7/0008 , H04L7/0037 , H04L25/14 , G06F13/4243 , G06F1/12
摘要: 校准源同步系统的示例方法包括:执行源同步接收器的初始校准以确定初始选通延时和初始数据延时,其中所述源同步接收器用于接收数据信号和选通;设置选通延时电路和数据延时电路,所述选通延时电路延时所述选通以具有所述初始选通延时,所述数据延时电路延时所述数据信号以具有所述初始数据延时;在第一时间测量所述数据信号的第一数据眼边限;基于所述第一数据眼边限为所述数据信号计算度量;在第二时间测量所述数据信号的第二数据眼边限;以及基于所述第二数据眼边限和所述度量更新所述数据延时电路和所述选通延时电路。
-
公开(公告)号:CN103873410B
公开(公告)日:2018-10-26
申请号:CN201210535395.6
申请日:2012-12-12
申请人: 南京中兴软件有限责任公司
IPC分类号: H04L27/26
CPC分类号: H04L27/2697 , H04B10/272 , H04L5/0007 , H04L7/0008 , H04L27/2655 , H04L27/34
摘要: 本发明公开了一种OFDM‑PON系统及时钟信号的发送和提取方法,其中,该时钟信号的提取方法包括:接收由时钟信号与第一OFDM信号耦合得到的第二OFDM信号;从第二OFDM信号中提取所述时钟信号。通过本发明,有效解决了OFDM‑PON中时钟提取的难题。
-
公开(公告)号:CN108292990A
公开(公告)日:2018-07-17
申请号:CN201680070597.4
申请日:2016-11-16
申请人: 索尼公司
CPC分类号: G06F1/12 , G06F13/42 , H04L7/0008 , H04L7/0012 , H04L7/007 , H04L7/06 , H04L25/00 , H04L29/08
摘要: 根据本公开的一个实施方式,通信系统设置有发送装置和接收装置。所述发送装置以与发送模式对应的时钟频率输出时钟信号,并且还输出与发送模式对应的数据信号。所述接收装置接收时钟信号和数据信号,并且基于接收的时钟信号的时钟频率的水平来确定发送模式。
-
公开(公告)号:CN108011694A
公开(公告)日:2018-05-08
申请号:CN201711225376.2
申请日:2017-11-29
申请人: 北京航空航天大学 , 北京神州飞航科技有限责任公司
CPC分类号: H04L1/0006 , H04B10/2503 , H04L1/0009 , H04L1/0061 , H04L7/0008 , H04L63/12 , H04L67/2823 , H04L67/2842 , H04L69/22
摘要: 本发明公开了一种基于FC的高效数据交换方法,包括:利用FPGA设计FC协议中FC-0层的高速串行数据到低速并行数据的转换模块,该模块能够将高速串行数字信号转换成相对低速的并行数据,同时通过设计的状态机完成参考时钟的去抖、锁定和恢复;利用FPGA设计FC协议中FC-1层的8b/10b编解码、传输字边界对齐以及传输字合法性检测、原语检测、接收器状态机、FC端口状态机和发送器状态机的控制,以保证FC端口状态的跳转;利用FPGA设计FC协议中FC-2层的帧协议解析模块,该模块能够完成帧协议的解析、注册和注销、缓冲区到缓冲区的流量控制,以保证帧传输的合法性。
-
公开(公告)号:CN107667491A
公开(公告)日:2018-02-06
申请号:CN201580080246.7
申请日:2015-06-10
申请人: 诺基亚通信公司
发明人: A·O·皮蒂莱南
IPC分类号: H04J3/06
CPC分类号: H04L7/0016 , H04J3/0641 , H04J3/0667 , H04L7/0008
摘要: 增强计算机网络中的同步。提供了一种用于操作计算机网络的网络节点的方法、装置和计算机程序产品。根据一个实施例,在将时间同步网络的第一网络节点与时间同步网络的至少一个第二网络节点互连的时间同步网络的第一网络节点中,第一网络节点和至少一个第二网络节点的同步被检测;以及在第一网络节点中,用于处理时间同步协议的至少一个分组的至少一个准则被确定,其中当该至少一个准则满足时所述至少一个准则能够导致时间同步协议的至少一个分组的丢弃。
-
公开(公告)号:CN107465499A
公开(公告)日:2017-12-12
申请号:CN201710860130.6
申请日:2017-09-21
申请人: 中国科学院长春光学精密机械与物理研究所
CPC分类号: H04L41/0631 , H04L7/0008 , H04L41/0654 , H04L63/12
摘要: 本发明公开一种故障诊断及处理方法、装置及系统,针对通讯超时和数据错误进行了全面的故障诊断,数据通讯过程中,某次通讯超时或数据错误,不会影响后续的数据通讯,保证了数据通讯的连续性;提高了多个仪器之间或仪器内部多个设备之间进行数据通讯时,故障排除和处理的效率,保证了数据通讯的安全性和可靠性。
-
公开(公告)号:CN107431611A
公开(公告)日:2017-12-01
申请号:CN201580077498.4
申请日:2015-03-19
申请人: 三菱电机株式会社
发明人: 荒川智史
IPC分类号: H04L7/00
CPC分类号: H04L7/0008 , G05B19/00 , G06F13/42 , H04J3/0652 , H04L12/40 , H04L12/40013 , H04L43/087 , H04L69/324
摘要: 作为本发明所涉及的通信装置的从站单元(201)具有:帧中继部(21),其接收由接收端口(24)接收到的通信帧中的向其他装置进行中继的通信帧而向发送端口(23)输出;帧发送部(32),其生成通信帧而向发送端口(23)进行输出;以及发送帧协调部(22),其在将预想到以固定周期发送至网络内的通信帧的到达的时间带包含在内的期间即保护时间对通过帧发送部(32)实现的通信帧向发送端口(23)的输出进行限制。
-
公开(公告)号:CN107391032A
公开(公告)日:2017-11-24
申请号:CN201710510991.1
申请日:2017-06-28
申请人: 苏州大学
CPC分类号: G06F13/382 , G06F3/0679 , G06F3/14 , G06F13/4282 , G09G3/32 , H04L7/0008 , H04L12/40013 , H04L12/44 , H04L2012/445
摘要: 本发明公开了一种基于K64-MCU的LED幕墙控制器,所述控制器包括扩展底座及位于固定安装于扩展底座上的控制芯片,所述控制芯片为Cortex M4内核的K64-MCU芯片,控制芯片用于将接收的文件内容解析成DMX信号并输出,所述扩展底座上设有用于实现SD卡读写的SD卡接口、用于实现网络传输的以太网接口、用于实现DMX信号模拟的DMX接口、用于实现GPS对时的GPS接口中的一种或多种的组合。本发明的LED幕墙控制器具有成本低、工作稳定,同步精度高等特点,适用于大中型LED幕墙控制系统。
-
-
-
-
-
-
-
-
-