-
公开(公告)号:CN102103521A
公开(公告)日:2011-06-22
申请号:CN201110033759.6
申请日:2011-01-31
Applicant: 中国科学院计算技术研究所
Abstract: 本发明涉及移动HPC系统,包括:一个后端加速节点或者多个相互连接的后端加速节点;用户终端节点,其用于安装操作系统;用户界面,其安装在用户端节点中的操作系统中,用于为用户提供操作界面;主控模块,布置在用户端节点上用于接受用户的作业任务,并均衡分发给后端;广播模块,布置在每个后端加速节点上用于广播每个后端加速节点的IP地址和连接端口;计算模块,布置在每个后端加速节点上用于接受用户终端上的主控模块发来的任务并执行任务后返回结果给用户终端。
-
公开(公告)号:CN102096655A
公开(公告)日:2011-06-15
申请号:CN201110033760.9
申请日:2011-01-31
Applicant: 中国科学院计算技术研究所
IPC: G06F15/173 , G06F9/46
Abstract: 本发明公开了一种移动HPC系统及其实现方法,该系统由计算节点和用户终端组成,计算节点和用户终端通过网线相互连接交互数据,所述计算节点包括智能代理模块,所述用户终端包括:用户世界模块、虚拟机模块、资源供应服务模块、加载器模块,其中所述用户终端上安装有视窗操作系统,在操作系统中安装有用户世界模块,其用于将用户的请求提交给资源供应服务模块。其作用在视窗系统中操作HPC系统从而获得更高的运行速度。
-
公开(公告)号:CN101950282A
公开(公告)日:2011-01-19
申请号:CN201010267931.X
申请日:2010-08-30
Applicant: 中国科学院计算技术研究所
IPC: G06F15/167 , G06F9/50
CPC classification number: G06F15/76 , G06F9/3004 , G06F9/30087 , G06F9/52
Abstract: 本发明公开了一种多处理器系统及其同步引擎。所述同步引擎包括:多个存储队列,一个队列存储来自一个处理器的所有同步原语;多个调度模块,在多个存储队列中选定用于执行的同步原语之后,根据同步原语的类型,发送到相对应的处理模块进行处理,调度模块与存储队列一一对应;多个处理模块,接收调度模块发来的同步原语,执行不同功能;虚拟同步存储结构模块,使用少量的存储空间,通过控制逻辑把所有处理器的直属存储空间都映射为同步存储结构来实现各种同步原语的功能;主存端口,与虚拟同步存储结构模块进行通讯,对各处理器的直属存储进行读和写,以及向处理器发起中断;配置寄存器,存储处理模块需要用到的各种配置信息。
-
-
公开(公告)号:CN101882126A
公开(公告)日:2010-11-10
申请号:CN201010230714.3
申请日:2010-07-13
Applicant: 中国科学院计算技术研究所
IPC: G06F13/40
Abstract: 本发明多个HT总线到单个PCIe总线的桥接装置和方法,所述桥接装置包括多个连接HT总线的HT端口和一个连接PCIe总线的PCIe端口;所述桥接装置,用于均分PCIe请求序号,使用全局地址映射表和均分的请求序号实现HT端口和PCIe端口之间数据的传送;所述全局地址映射表记录每个HT端口和PCIe端口所占用的地址范围;所述均分PCIe请求序号为对于各HT端口,分配用于所述HT端口使用的PCIe请求序号数目相同,并且分配的PCIe请求序号不重叠。本发明能够实现多个处理器能够共享访问PCIe外设装置。
-
公开(公告)号:CN101442488A
公开(公告)日:2009-05-27
申请号:CN200810241077.2
申请日:2008-12-25
Applicant: 中国科学院计算技术研究所
IPC: H04L12/56
Abstract: 本发明涉及大端口交换芯片的交换系统及方法,交换芯片包括多个端口模块,交换系统包括多个第一交叉开关和至少一个第二交叉开关,端口模块同第一交叉开关连接,第二交叉开关同每个第一交叉开关连接;第一交叉开关,用于在接收到端口模块发送的数据包时,判断数据包的目的端口是否为第一交叉开关自身的端口,如果是,则将数据包转发到数据包的目的端口,否则将数据包转发给第二交叉开关;第二交叉开关,用于在接收到第一交叉开关转发的数据包时,将数据包转发到数据包的目的端口所在的第一交叉开关,由数据包的目的端口所在的第一交叉开关将数据包转发到数据包的目的端口。本发明能够降低交换芯片的复杂度,并实现在同一交换机上进行大规模的交换。
-
公开(公告)号:CN1275135C
公开(公告)日:2006-09-13
申请号:CN200410042720.0
申请日:2004-05-21
Applicant: 中国科学院计算技术研究所
IPC: G06F3/14
Abstract: 本发明涉及计算机图形传输技术领域的一种长距离VGA(视频图形阵列)信号传输装置。该装置主要包括:行场同步信号幅值变换电路、单端到差分信号变换及驱动电路和行场同步信号叠加电路、差分到单端信号变换电路、RGB信号整形去除叠加电路、行场同步信号提取电路。通过本装置可以使VGA信号在保证信号质量的情况下传输至300米远。本发明使用4对双绞线传输信号,采用RJ45插座和水晶头作为连接器件,降低连线成本也简化了连接线的制作。本发明可以广泛适用于计算机技术领域中与VGA信号传输有关的各种应用场合,也提出了一种新的计算机显示卡和显示器的接口标准,并在成本方面具有一定的优势。
-
公开(公告)号:CN1707463A
公开(公告)日:2005-12-14
申请号:CN200410046393.6
申请日:2004-06-09
Applicant: 中国科学院计算技术研究所
IPC: G06F15/76
Abstract: 本发明提供的一种四路服务器主板,包括四个处理器、存储模块、外围输入/输出部件,扩展的外部设备互连桥芯片、南桥芯片、通过扩展的外部设备互连总线连接的外部设备互连设备。通过采用NUMA结构解决了多处理器系统共享系统总线和存储总线所造成的系统瓶颈,各个处理器上存储模块扩展槽的配置方法允许用户合理地进行扩展,提升了服务器的可用性;用户能够根据需要自行选择PCIX总线的工作模式和工作频率,改善了服务器的可扩展性;监控端口提供了一种有效的监控系统方案,与标识指示电路一起加强了服务器的可管理性和可靠性,尤其增强了集群应用中的可管理性。
-
公开(公告)号:CN119759357A
公开(公告)日:2025-04-04
申请号:CN202411825773.3
申请日:2024-12-12
Applicant: 中国科学院计算技术研究所
Abstract: 本发明提出一种面向多核并行体系结构的卷积算子编译优化方法和装置。包括:输入转换器模块提取和去重模型中的或者用户输入的卷积参数,并生成卷积描述符组;控制器模块根据历史记录决定是否对输入模块启动调优,将需要调优的卷积描述符传递给调优器模块;调优器模块负责根据配置好的参数空间进行算子的自动调优,输出最佳参数配置;代码生成模块根据接收到的调优参数组合及卷积描述符生成HIP代码,并分别对各个参数生成的核函数进行对应编号。核函数执行模块编译和执行已生成的代码,并通过测试框架对各个核函数的性能进行测试,按编号返回对应的适应度信息并汇总为列表返回给调优器模块。
-
公开(公告)号:CN117574973A
公开(公告)日:2024-02-20
申请号:CN202311580204.2
申请日:2023-11-24
Applicant: 中国科学院计算技术研究所 , 上海处理器技术创新中心
IPC: G06N3/0495 , G06N3/045 , G06N3/042 , G06N5/04 , G06F18/2433 , G16C20/70 , G16C20/10 , G16C10/00
Abstract: 本发明提出一种原子间势能面模型的离群点感知自适应混合精度量化方法和系统,通过对不同阶数项系数使用不同数据宽度的混合精度量化,本发明提出的离群点感知的量化方法可以有效的提高量化表示的效率;本发明提出了对由量化带来的多项式表示的误差进行系统性控制的机制与方法,并提出在误差控制的约束下实现对不同阶数项系数混合精度量化的最优量化精度自适应选择方法。本发明通过对原子间势能模型多项式系数表的数据分析,自适应地给出最优的混合精度量化方案并依据此方案对多项式系数表执行离群点感知的混合精度量化操作,提高原子间势能模型的推理规模与推理速度。
-
-
-
-
-
-
-
-
-