用于字对齐的系统和方法

    公开(公告)号:CN111130559B

    公开(公告)日:2024-08-02

    申请号:CN201911042409.9

    申请日:2019-10-30

    IPC分类号: H03M9/00 G06F1/04 G06F1/24

    摘要: 一种用于字对齐的系统和方法。在一些实施例中,该系统包括串并转换器电路、对齐检测电路和时钟发生器电路。时钟发生器电路具有连接到串并转换器电路的多个使能输入的多个使能输出以及连接到串并转换器电路的多个时钟输入的多个时钟输出。对齐检测电路被配置为检测粗略字对齐;并且响应于检测到粗略字对齐而引起时钟发生器电路的复位。

    显示设备、显示设备的驱动方法、和传送像素数据的方法

    公开(公告)号:CN110277046B

    公开(公告)日:2022-01-28

    申请号:CN201910193642.0

    申请日:2019-03-14

    IPC分类号: G09G3/20

    摘要: 本发明涉及显示设备、显示设备的驱动方法、和传送像素数据的方法。一种用于移动显示器的低功率架构包括:显示器;低压集成电路,被配置为:接收高速输入信号、处理输入信号、并且基于处理后的输入信号来输出未压缩的像素数据;以及高压集成电路,被配置为根据未压缩的像素数据来驱动显示器中的像素,其中,低压集成电路被配置为经由时序到驱动器(T2D)接口将未压缩的像素数据提供给高压集成电路。

    用于字对齐的系统和方法

    公开(公告)号:CN111130559A

    公开(公告)日:2020-05-08

    申请号:CN201911042409.9

    申请日:2019-10-30

    IPC分类号: H03M9/00 G06F1/04 G06F1/24

    摘要: 一种用于字对齐的系统和方法。在一些实施例中,该系统包括串并转换器电路、对齐检测电路和时钟发生器电路。时钟发生器电路具有连接到串并转换器电路的多个使能输入的多个使能输出以及连接到串并转换器电路的多个时钟输入的多个时钟输出。对齐检测电路被配置为检测粗略字对齐;并且响应于检测到粗略字对齐而引起时钟发生器电路的复位。

    显示设备、显示设备的驱动方法、和传送像素数据的方法

    公开(公告)号:CN110277046A

    公开(公告)日:2019-09-24

    申请号:CN201910193642.0

    申请日:2019-03-14

    IPC分类号: G09G3/20

    摘要: 本发明涉及显示设备、显示设备的驱动方法、和传送像素数据的方法。一种用于移动显示器的低功率架构包括:显示器;低压集成电路,被配置为:接收高速输入信号、处理输入信号、并且基于处理后的输入信号来输出未压缩的像素数据;以及高压集成电路,被配置为根据未压缩的像素数据来驱动显示器中的像素,其中,低压集成电路被配置为经由时序到驱动器(T2D)接口将未压缩的像素数据提供给高压集成电路。

    显示设备的显示接口及降低其功耗的方法以及编码器

    公开(公告)号:CN111050173B

    公开(公告)日:2024-05-14

    申请号:CN201910910712.X

    申请日:2019-09-25

    摘要: 本公开涉及显示设备的显示接口及降低其功耗的方法以及编码器。提供了一种降低显示设备的功耗的方法,该显示设备包括:编码器,用于接收数据流并且用于压缩该数据;TX速率缓冲器,用于接收并存储压缩数据;PHY,用于接收压缩数据;RX速率缓冲器,用于接收并存储压缩数据;以及解码器,用于接收压缩数据,并且用于将压缩数据解压缩成重建的原始数据,该方法包括:在TX速率缓冲器将TX速率缓冲器中的压缩数据的最后一位发送到PHY时,将PHY置于休眠状态以降低PHY的功耗;以及在TX速率缓冲器的充满度达到参考阈值或者与一行像素的最后一个像素对应的压缩数据的最后一位被置于TX速率缓冲器中时,将PHY置于发送/活动状态。

    分样鉴相器电路和分样bang bang鉴相器的方法

    公开(公告)号:CN110266307B

    公开(公告)日:2022-05-06

    申请号:CN201910184088.X

    申请日:2019-03-12

    IPC分类号: H03L7/085 H03K21/38

    摘要: 本发明公开了分样鉴相器电路和分样bang bang鉴相器的方法。一种用于分样鉴相器电路的系统和方法包括bang bang鉴相器(BBPD),连接至BBPD的UP输出端的UP滚动计数器,以及连接至BBPD的DOWN输出端的DOWN滚动计数器。电荷泵连接至UP滚动计数器和DOWN滚动计数器,并被配置成接收来自UP滚动计数器的分样UP信号和来自DOWN滚动计数器的分样DOWN信号。电荷泵被进一步配置成根据接收到的分样UP信号和分样DOWN信号而提供控制电压。

    显示装置、补偿晶体管老化的方法以及更新参数的方法

    公开(公告)号:CN114255702A

    公开(公告)日:2022-03-29

    申请号:CN202111107554.8

    申请日:2021-09-22

    IPC分类号: G09G3/3225 G09G3/36

    摘要: 本发明提供一种显示装置、补偿晶体管老化的方法以及更新参数的方法。具体地,提出了一种用于补偿显示装置中的晶体管老化的方法。该方法涉及:将像素分为包括第一组在内的多个组,第一组包括Z个像素,其中Z>1;对第一组中的像素的子集中的每个像素的像素电流进行采样,该子集包括M个像素,其中1≤M≤Z;使用采样的M个像素的像素电流和预定的参考电流确定ErrorM;以及基于ErrorM调整Z个像素中的多于一个像素中的晶体管的输入电压Vin。调整输入电压Vin可以包括生成修改后的电压Vd,其中Vd=A*Vin+B,并且A和B中的每一个使用∑Msign(Errorm)确定。

    显示设备、降低显示设备的功耗的方法和计算机可读介质

    公开(公告)号:CN110503914A

    公开(公告)日:2019-11-26

    申请号:CN201910801814.8

    申请日:2019-08-28

    IPC分类号: G09G3/20

    摘要: 本发明涉及显示设备、降低显示设备的功耗的方法和计算机可读介质。提供了一种降低显示设备的功耗的方法,显示设备包括用于处理像素数据的显示逻辑和包括多个像素的显示面板,方法包括:接收与多个像素对应的像素数据;确定多个像素中的、与像素数据的相同数据对应的连续像素的数量是否达到阈值数量;并且在连续像素的数量超过阈值数量时,使显示逻辑掉电。

    显示器架构系统和用于驱动显示器的方法

    公开(公告)号:CN110277045A

    公开(公告)日:2019-09-24

    申请号:CN201910193131.9

    申请日:2019-03-14

    IPC分类号: G09G3/20

    摘要: 本发明涉及显示器架构系统和用于驱动显示器的方法。一种用于大尺寸显示器的可缩放驱动架构,包括:显示器;低电压集成电路,该低电压集成电路被配置为:接收输入信号,处理输入信号,以及基于所处理的输入信号输出未压缩像素数据;以及第一高电压集成电路,该第一高电压集成电路被配置为基于未压缩像素数据驱动显示器中的像素;其中低电压集成电路被配置为经由第一低至高(L2H)接口将未压缩像素数据提供至第一高电压集成电路,并且其中低电压集成电路和第一高电压集成电路组装在膜上。