-
公开(公告)号:CN101534115A
公开(公告)日:2009-09-16
申请号:CN200910049404.9
申请日:2009-04-16
Applicant: 上海交通大学
IPC: H03K19/00 , H01L23/522 , H01L27/00 , H03M1/12
Abstract: 本发明涉及一种集成电路技术领域的全二进制权电容的分段电容阵列,包括:最高有效位电容阵列,最低有效位电容阵列,连接在最高有效位电容阵列和最低有效位电容阵列之间的多组分段电容阵列,以及各分段电容阵列之间的连接电容,所述连接电容完全由单位电容C0的全二进制权倍数组成,连接电容是由连接两段电容阵列中的下一段电容阵列中的所有二进制权电容串联,再将其串联电容进行两组并联构成的。本发明避免了采用非二进制权电容值和避免了在实现高精度模数转换器或者数模转换时所需要的电容大小和芯片面积,同时一定程度上缓减了电容之间匹配的极限瓶颈。
-
公开(公告)号:CN101552623B
公开(公告)日:2012-10-31
申请号:CN200910049879.8
申请日:2009-04-23
Applicant: 上海交通大学
IPC: H04B1/7156 , H04W56/00
Abstract: 本发明涉及一种无线数字通讯技术领域的基于GPS的混沌跳频同步实现方法。步骤为:GPS接收单元为网络各节点提供全球统一的秒脉冲信号和时间码;整个网络底层使用ZIGBEE无线通讯协议,网络各节点启动后,将读取当前的时间信息,并计算出所处的跳频周期和该周期内的时间偏移量。然后根据时间偏移量和约定的跳频计算公式计算出网络各节点下一跳的频率,完成解跳过程。本发明可以完成跳频组网以及跳频通讯;利用GPS时间作为第三方时间进行跳频同步,免除了传统跳频同步方法需要通过多次消息的交互才能完成跳频同步,简化了跳频同步的过程;并且使用了混沌跳频序列,使整个跳频系统更加安全可靠。
-
公开(公告)号:CN101552623A
公开(公告)日:2009-10-07
申请号:CN200910049879.8
申请日:2009-04-23
Applicant: 上海交通大学
Abstract: 本发明涉及一种无线数字通讯技术领域的基于GPS的混沌跳频同步实现方法。步骤为:GPS接收单元为网络各节点提供全球统一的秒脉冲信号和时间码;整个网络底层使用ZIGBEE无线通讯协议,网络各节点启动后,将读取当前的时间信息,并计算出所处的跳频周期和该周期内的时间偏移量。然后根据时间偏移量和约定的跳频计算公式计算出网络各节点下一跳的频率,完成解跳过程。本发明可以完成跳频组网以及跳频通讯;利用GPS时间作为第三方时间进行跳频同步,免除了传统跳频同步方法需要通过多次消息的交互才能完成跳频同步,简化了跳频同步的过程;并且使用了混沌跳频序列,使整个跳频系统更加安全可靠。
-
-