一种全并行高吞吐量LDPC译码方法

    公开(公告)号:CN107888201A

    公开(公告)日:2018-04-06

    申请号:CN201711268625.6

    申请日:2017-12-05

    CPC classification number: H03M13/1131

    Abstract: 本发明公开了一种全并行高吞吐量LDPC译码方法,包含以下过程:步骤1、将从信道中接收的信息进行量化后进行存储,用于后续的变量节点更新;步骤2、进行变量节点的更新;步骤3、进行校验节点的更新;步骤4、当变量节点信息和校验节点信息更新后,完成第一次更新迭代计算,再进行多次更新迭代,变量节点更新值的符号得到译码输出。本发明可使得译码算法的总时钟数减小,提高信息传输的吞吐量,改善通信系统误码性能,同时减少译码算法FPGA实现过程中整体资源的使用率,以此实现全并行译码结构。

    基于分布式60GHz室内通信系统的BER分析方法

    公开(公告)号:CN107231203B

    公开(公告)日:2021-06-04

    申请号:CN201710523185.8

    申请日:2017-06-30

    Abstract: 一种基于分布式60GHz室内通信系统的BER分析方法,包含以下步骤:S1、采用若干根远程发射天线搭建分布式60GHz系统模型;根据搭建的分布式60GHz系统模型构造复合信道衰落模型,该模型中的小尺度衰落信道服从Nakagami‑m分布,大尺度衰落信道由路径损耗和阴影衰落两部分组成;S2、根据复合信道衰落模型,结合每根发射天线对应的有效信噪比求得每根发射天线对应的累积分布函数;S3、采用天线选择算法,选取信噪比最大的发射天线来发送信号,结合该发射天线对应的累积分布函数,求得该发射天线对应的有效信噪比的累积分布函数;S4、根据噪比最大的发射天线对应有效信噪比的累积分布函数,利用加性高斯白噪声信道下精确M‑QAM调制方式的BER公式,计算分布式60GHz系统的平均BER。

    一种用于高速数据用户线的智能化测试设备和测试方法

    公开(公告)号:CN109617756A

    公开(公告)日:2019-04-12

    申请号:CN201811408351.0

    申请日:2018-11-23

    Abstract: 本发明公开了一种用于高速数据用户线的智能化测试设备和测试方法,该测试方法包括以下步骤:通过计算机A将测试数据发送至通信设备A,进而通过被覆线传输到通信设备B,再进而传输至计算机B;计算机B将从计算机A接收的测试数据经过处理后发送给通信设备B,进而通过被覆线传输到通信设备A,最后返回至计算机A,从而由计算机A完成发送和接收测试数据,判断G.SHDSL链路是否达到各项性能指标,并存储在计算机A中。G.SHDSL技术有对称性、高速率、远距离等优异特性,为保证在复杂环境下通信数据链的稳定性,在对大量的G.SHDSL技术指标进行长时间及多次数重复测试时,本发明实现了测试设备的智能化,减少人力成本,使测试结果更加精确。

    基于分布式60GHz室内通信系统的BER分析方法

    公开(公告)号:CN107231203A

    公开(公告)日:2017-10-03

    申请号:CN201710523185.8

    申请日:2017-06-30

    CPC classification number: H04B17/3911 H04B7/0413 H04B17/0082 H04B17/309

    Abstract: 一种基于分布式60GHz室内通信系统的BER分析方法,包含以下步骤:S1、采用若干根远程发射天线搭建分布式60GHz系统模型;根据搭建的分布式60GHz系统模型构造复合信道衰落模型,该模型中的小尺度衰落信道服从Nakagami‑m分布,大尺度衰落信道由路径损耗和阴影衰落两部分组成;S2、根据复合信道衰落模型,结合每根发射天线对应的有效信噪比求得每根发射天线对应的累积分布函数;S3、采用天线选择算法,选取信噪比最大的发射天线来发送信号,结合该发射天线对应的累积分布函数,求得该发射天线对应的有效信噪比的累积分布函数;S4、根据噪比最大的发射天线对应有效信噪比的累积分布函数,利用加性高斯白噪声信道下精确M‑QAM调制方式的BER公式,计算分布式60GHz系统的平均BER。

    一种全并行高吞吐量LDPC译码方法

    公开(公告)号:CN107888201B

    公开(公告)日:2020-11-03

    申请号:CN201711268625.6

    申请日:2017-12-05

    Abstract: 本发明公开了一种全并行高吞吐量LDPC译码方法,包含以下过程:步骤1、将从信道中接收的信息进行量化后进行存储,用于后续的变量节点更新;步骤2、进行变量节点的更新;步骤3、进行校验节点的更新;步骤4、当变量节点信息和校验节点信息更新后,完成第一次更新迭代计算,再进行多次更新迭代,变量节点更新值的符号得到译码输出。本发明可使得译码算法的总时钟数减小,提高信息传输的吞吐量,改善通信系统误码性能,同时减少译码算法FPGA实现过程中整体资源的使用率,以此实现全并行译码结构。

Patent Agency Ranking