一种片上交换开关架构及设计方法

    公开(公告)号:CN116361230A

    公开(公告)日:2023-06-30

    申请号:CN202310344893.0

    申请日:2023-04-03

    Abstract: 本发明提供了一种片上交换开关架构及设计方法,该架构包括M个入口模块、M行N列共M×N个交点模块和N个出口模块,所述入口模块与所述交点模块之间、所述交点模块之间以及所述交点模块与所述出口模块之间分别通过流式接口互联,数据包从所述入口模块输入,传送至对应行的所述交点模块,再由所述交点模块传送至对应列的所述出口模块输出,实现所述数据包从M个输入到N个输出的传送。该技术方案能够在单个片上系统中实现片上交换开关功能,同时支持组播功能和逻辑资源裁剪,适用于集约硬件资源条件下(如航天电子产品)交换开关部件的实现。

    基于SpaceVPX标准的空间信息系统

    公开(公告)号:CN110166334A

    公开(公告)日:2019-08-23

    申请号:CN201811322356.1

    申请日:2018-11-06

    Abstract: 本发明提供了一种基于SpaceVPX标准的空间信息系统,包括:相互通信连接的信息平面、系统管理模块、主控模块、交换模块、功能模块,其中:所述信息平面,用于根据系统内部模块之间的数据传输速率,提供不同的数据交换拓扑网络;所述系统管理模块,用于提供系统中各个模块的管理策略,以及模块之间的通信协议;所述主控模块,用于限定以及控制各个模块执行相应的任务;所述交换模块,用于限定各个模块之间的交互关系;所述功能模块,用于限定各个模块负责的功能。从而可以构建针对SpaceVPX标准的空间信息系统,使得整个系统更加标准化,适用性更广。

    基于SpaceVPX标准的空间信息系统

    公开(公告)号:CN110166334B

    公开(公告)日:2021-06-29

    申请号:CN201811322356.1

    申请日:2018-11-06

    Abstract: 本发明提供了一种基于SpaceVPX标准的空间信息系统,包括:相互通信连接的信息平面、系统管理模块、主控模块、交换模块、功能模块,其中:所述信息平面,用于根据系统内部模块之间的数据传输速率,提供不同的数据交换拓扑网络;所述系统管理模块,用于提供系统中各个模块的管理策略,以及模块之间的通信协议;所述主控模块,用于限定以及控制各个模块执行相应的任务;所述交换模块,用于限定各个模块之间的交互关系;所述功能模块,用于限定各个模块负责的功能。从而可以构建针对SpaceVPX标准的空间信息系统,使得整个系统更加标准化,适用性更广。

    抗单粒子翻转的加固系统及方法

    公开(公告)号:CN109491821A

    公开(公告)日:2019-03-19

    申请号:CN201811323190.5

    申请日:2018-11-06

    Abstract: 本发明提供了一种抗单粒子翻转的加固系统及方法,包括:模式选择输入接口、位流存储器、加固系统控制器、软纠错控制器IP核、遥控遥测接口、现场可编程门阵列FPGA;其中:位流存储器,用于存储FPGA的位流,以对FPGA的配置、回读以及刷新操作提供源数据;加固系统控制器,用于加载FPGA的配置数据、完成接口协议转换,以及对软纠错控制器IP核的状态进行监控;软纠错控制器IP核,用于执行对FPGA配置的回读、检测及纠错操作。本发明通过采用软纠错控制器IP核实现了精确到帧的单粒子翻转错误实时监测及修正,将回读刷新对系统机能的影响降到最低,从而保证了新型Xilinx FPGA宇航应用的稳定性。

    星载高可靠时间触发网络的网络控制器

    公开(公告)号:CN116095718A

    公开(公告)日:2023-05-09

    申请号:CN202310099116.4

    申请日:2023-02-08

    Abstract: 本发明提供了一种星载高可靠时间触发网络的网络控制器,包括配置管理寄存器模块、调度执行模块、处理和存储模块、三层转发查询模块和接口模块;配置管理寄存器模块用于存储网络控制器的配置参数,以及处理访问请求;调度执行模块用于执行网络中数据帧的路由、缓存和转发;三层转发查询模块用于执行针对三层转发表的查询请求;接口模块用于接收/发送交换机的配置管理包、路由包和安全认证包,并发送给处理和存储模块;处理和存储模块用于解析配置管理包,并根据路由包和安全认证包中的协议,更新IP查找表。从而实现网络交换数据的监控和管理,提高对数据包的快速处理能力,为星载高可靠时间触发网络交换机提供高可靠的配置管理能力。

    抗单粒子翻转的加固系统及方法

    公开(公告)号:CN109491821B

    公开(公告)日:2022-07-01

    申请号:CN201811323190.5

    申请日:2018-11-06

    Abstract: 本发明提供了一种抗单粒子翻转的加固系统及方法,包括:模式选择输入接口、位流存储器、加固系统控制器、软纠错控制器IP核、遥控遥测接口、现场可编程门阵列FPGA;其中:位流存储器,用于存储FPGA的位流,以对FPGA的配置、回读以及刷新操作提供源数据;加固系统控制器,用于加载FPGA的配置数据、完成接口协议转换,以及对软纠错控制器IP核的状态进行监控;软纠错控制器IP核,用于执行对FPGA配置的回读、检测及纠错操作。本发明通过采用软纠错控制器IP核实现了精确到帧的单粒子翻转错误实时监测及修正,将回读刷新对系统机能的影响降到最低,从而保证了新型Xilinx FPGA宇航应用的稳定性。

Patent Agency Ranking