-
公开(公告)号:CN103475375A
公开(公告)日:2013-12-25
申请号:CN201310397198.7
申请日:2013-09-04
Applicant: 东南大学
IPC: H03M7/30
Abstract: 本发明公开了一种LZ77压缩算法硬件加速系统及方法,该系统包括:数据输入控制模块,用于控制接口传输过来的数据以特定的方式缓存到数据缓存模块;数据缓存模块,用于缓存接口传输过来的数据同时为LZ77压缩模块提供待压缩数据源;LZ77压缩模块,用于对待压缩数据采用LZ77压缩方法进行压缩;数据输出控制模块,用于控制压缩后的数据传输至接口,以便接口读取压缩后的数据。本发明提供了一种LZ77压缩算法硬件加速系统及方法,采用可编程逻辑器件(FPGA)实现LZ77压缩算法,通过采用数据缓存模块加速LZ77压缩算法,从而有效的提高了现有LZ77压缩算法的处理效率。
-
公开(公告)号:CN103456353A
公开(公告)日:2013-12-18
申请号:CN201310395809.4
申请日:2013-09-04
Applicant: 东南大学
IPC: G11C11/413
Abstract: 本发明公开了一种用于SRAM亚阈值地址解码器的驱动电路,用于将地址解码器解码操作后的解码信号经过二次反向后传输至SRAM单元,包括两个反相器,所述两个反相器各包括一个PMOS晶体管和第一NMOS晶体管;本发明所设计的一种用于SRAM亚阈值地址解码器的驱动电路较之传统驱动电路在上升时间方面有明显减小,在下降时间方面相仿,本发明提出的驱动电路有更好的驱动效果。
-