一种FPGA子网与电磁暂态仿真子网的接口方法

    公开(公告)号:CN105574256B

    公开(公告)日:2020-03-27

    申请号:CN201510931514.3

    申请日:2015-12-15

    发明人: 郑伟杰

    IPC分类号: G06F30/20 G06F30/34

    摘要: 本发明涉及一种FPGA子网与电磁暂态仿真子网的接口方法,包括:将FPGA子网和电磁暂态仿真子网各自等效为接口等值电路,在FPGA子网仿真时刻,把电磁暂态仿真子网使用接口等值电路代替,通过电磁暂态的方法求解含有等值电路的FPGA子网,得到FPGA子网内部的电压和电流;在电磁暂态仿真子网的仿真时刻,把FPGA子网使用接口等值电路代替,通过电磁暂态的方法求解含有等值电路的电磁暂态仿真子网,得到电磁暂态仿真子网内部的电压和电流;使用本发明的方法能够联接FPGA系统与电磁暂态仿真系统进行不同精度要求的混合实时仿真计算,能充分利用状态变量在扰动中不突变,避免直接插值突变的电气量,损失了内插值的精度,提高FPGA与电磁暂态仿真联合仿真系统的整体精度。