多逻辑层超导集成电路及其制备方法

    公开(公告)号:CN119789773A

    公开(公告)日:2025-04-08

    申请号:CN202411893081.2

    申请日:2024-12-20

    Abstract: 本发明提供一种多逻辑层超导集成电路及其制备方法,该电路包含衬底、n层逻辑层和n层电流偏置层,每个逻辑层均包含用于存储和/或逻辑运算的约瑟夫森结,且n取值相同的电流偏置层与逻辑层电连接,以通过电流偏置层为对应设置的逻辑层提供偏置电流。本发明的多逻辑层超导集成电路沿竖向设置,通过通孔进行垂直信号连接,可实现更高的集成度和缩短信号路径,减少延迟;进一步的,接地层的设置还可有效屏蔽电磁干扰,提升电路的性能和可靠性。因此,本发明提供了一种高效集成且性能优越的多逻辑层超导集成电路。

    脉冲产生电路及多量子比特控制系统

    公开(公告)号:CN115694432A

    公开(公告)日:2023-02-03

    申请号:CN202211357903.6

    申请日:2022-11-01

    Inventor: 任洁 翁碧聪

    Abstract: 本发明提供一种脉冲产生电路,包括:环形振荡器模块及计数模块;其中,环形振荡器模块用于在输入信号的作用下产生脉冲序列输出,并在终止信号的作用下停止脉冲序列输出;计数模块连接环形振荡器模块的输出端,用于对脉冲序列的个数进行计数,并在计数值达到设定值时产生终止信号。通过本发明提供的脉冲产生电路,解决了现有量子比特控制方式存在硬件消耗大的问题。

    超导集成电路及电子产品
    3.
    发明公开

    公开(公告)号:CN119849412A

    公开(公告)日:2025-04-18

    申请号:CN202411915368.0

    申请日:2024-12-24

    Abstract: 本发明提供一种超导集成电路及电子产品,包括:逻辑芯片、基板及凸点结构;逻辑芯片上设置有超导逻辑电路,基板的上表面设置有偏置网络;其中,逻辑芯片及凸点结构设置于基板的上表面,超导逻辑电路上表面的偏置电流馈电点与偏置网络通过凸点结构电连接。本发明避免了电流在片上汇集对电路性能产生的不利影响,提高电路的稳定性;解决了现有技术下电感版图占用面积大,大规模电路布线困难的问题。

    脉冲产生电路及多量子比特控制系统

    公开(公告)号:CN115694432B

    公开(公告)日:2024-08-16

    申请号:CN202211357903.6

    申请日:2022-11-01

    Inventor: 任洁 翁碧聪

    Abstract: 本发明提供一种脉冲产生电路,包括:环形振荡器模块及计数模块;其中,环形振荡器模块用于在输入信号的作用下产生脉冲序列输出,并在终止信号的作用下停止脉冲序列输出;计数模块连接环形振荡器模块的输出端,用于对脉冲序列的个数进行计数,并在计数值达到设定值时产生终止信号。通过本发明提供的脉冲产生电路,解决了现有量子比特控制方式存在硬件消耗大的问题。

Patent Agency Ranking