-
公开(公告)号:CN109842405B
公开(公告)日:2023-01-13
申请号:CN201711212088.3
申请日:2017-11-27
IPC分类号: H03K19/00 , H03K19/003 , H03K19/20
摘要: 本发明涉及一种表决电路,特别涉及一种余度控制三取二表决电路。所述的表决电路包括A、B、C三系,每一系中都包括两个PMOS管和一个二极管,两个PMOS管G端连接同一控制信号,一号PMOS管的S端连接电源,二号PMOS管的D端通过二极管连接外部负载;A系中一号PMOS管的D端连接B系中二号PMOS管的S端;B系中一号PMOS管的D端连接C系中二号PMOS管的S端;C系中一号PMOS管的D端连接A系中二号PMOS管的S端。通过纯硬件结构进行三取二余度表决控制,降低软硬件紧耦合程度,提高任务可靠性。
-
公开(公告)号:CN108227540A
公开(公告)日:2018-06-29
申请号:CN201611155241.9
申请日:2016-12-14
IPC分类号: G05B19/042
摘要: 一种可配置多通道高精度模拟量采集系统及方法,采用DSP+FPGA控制器架构,利用FPGA高数据吞吐量和处理能力,实现采集系统的控制及逻辑时序;利用DSP实现复杂算法处理;通过采用IEEE‑1394B高速串行总线,实现了数据的高速传输;系统可工作于单端电压采集模式、差分电压采集模式和BIT工作模式,实现了系统的灵活配置;实现了多路模拟量输入采集共用一路比例放大电路和AD转换器,简化了硬件设计;通过数据处理,减小了系统误差、剔除了粗大误差,提高了系统采集精度,具备完备的BIT策略和接口防护功能,同时具备采集精度高、可靠性高、体积小的特性,对提升整个飞机模拟量采集系统采集速度及控制性能具有重要意义。
-
公开(公告)号:CN109842405A
公开(公告)日:2019-06-04
申请号:CN201711212088.3
申请日:2017-11-27
IPC分类号: H03K19/00 , H03K19/003 , H03K19/20
摘要: 本发明涉及一种表决电路,特别涉及一种余度控制三取二表决电路。所述的表决电路包括A、B、C三系,每一系中都包括两个PMOS管和一个二极管,两个PMOS管G端连接同一控制信号,一号PMOS管的S端连接电源,二号PMOS管的D端通过二极管连接外部负载;A系中一号PMOS管的D端连接B系中二号PMOS管的S端;B系中一号PMOS管的D端连接C系中二号PMOS管的S端;C系中一号PMOS管的D端连接A系中二号PMOS管的S端。通过纯硬件结构进行三取二余度表决控制,降低软硬件紧耦合程度,提高任务可靠性。
-
公开(公告)号:CN108228513B
公开(公告)日:2021-03-26
申请号:CN201611154109.6
申请日:2016-12-14
摘要: 本发明属于计算机通讯控制技术领域,具体涉及一种基于FPGA架构的智能串口通讯装置。本发明利用FPGA并行处理的特点,通过设计可复用的串口通道逻辑单元以及智能化控制管理逻辑单元,实现多串口通道通讯数据的并行接收、发送和自测试功能。设计具备完备的BIT策略和接口防护功能,克服了传统串口通讯模块设计CPU负荷重、FPGA引脚数量多的缺点,提高了CPU有效利用率和串行总线数据传输带宽,具备较强理论意义和实用价值。
-
公开(公告)号:CN108227540B
公开(公告)日:2020-10-20
申请号:CN201611155241.9
申请日:2016-12-14
IPC分类号: G05B19/042
摘要: 一种可配置多通道高精度模拟量采集系统及方法,采用DSP+FPGA控制器架构,利用FPGA高数据吞吐量和处理能力,实现采集系统的控制及逻辑时序;利用DSP实现复杂算法处理;通过采用IEEE‑1394B高速串行总线,实现了数据的高速传输;系统可工作于单端电压采集模式、差分电压采集模式和BIT工作模式,实现了系统的灵活配置;实现了多路模拟量输入采集共用一路比例放大电路和AD转换器,简化了硬件设计;通过数据处理,减小了系统误差、剔除了粗大误差,提高了系统采集精度,具备完备的BIT策略和接口防护功能,同时具备采集精度高、可靠性高、体积小的特性,对提升整个飞机模拟量采集系统采集速度及控制性能具有重要意义。
-
公开(公告)号:CN110987216A
公开(公告)日:2020-04-10
申请号:CN201911112765.3
申请日:2019-11-14
IPC分类号: G01K7/16 , G01R27/02 , G05B19/042
摘要: 本发明提供一种宽采集范围高精度电阻采集电路及采集方法,电路包括内部电阻组件,差分运放、AD转换芯片、处理器,方法包括所述差分运放采集外部待测电阻的分压,AD转换芯片将分压值转换为数字信号传递给处理器,处理器计算获得外部待测电阻阻值。本发明利用多路模拟开关和多个内部电阻一一对应的方式可以选取合适的内部电阻阻值,有效提高采集精度。
-
公开(公告)号:CN108228513A
公开(公告)日:2018-06-29
申请号:CN201611154109.6
申请日:2016-12-14
摘要: 本发明属于计算机通讯控制技术领域,具体涉及一种基于FPGA架构的智能串口通讯模块及控制方法。本发明利用FPGA并行处理的特点,通过设计可复用的串口通道逻辑单元以及智能化控制管理逻辑单元,实现多串口通道通讯数据的并行接收、发送和自测试功能。设计具备完备的BIT策略和接口防护功能,克服了传统串口通讯模块设计CPU负荷重、FPGA引脚数量多的缺点,提高了CPU有效利用率和串行总线数据传输带宽,具备较强理论意义和实用价值。
-
公开(公告)号:CN108225546A
公开(公告)日:2018-06-29
申请号:CN201611153866.1
申请日:2016-12-14
IPC分类号: G01H17/00 , G05B19/042
摘要: 一种机载多通道振动信号同步采集系统及方法,包括电流源电路(1)、振动传感器(2)、隔离放大电路(3)、抗混叠滤波电路(4)、A/D转换芯片(5)、同步控制采集电路(6)、控制器(7)和固态硬盘(8);系统通过电流源电路(1)给振动传感器(2)供电,振动传感器(2)输出的振动信号通过隔离放大电路(3)、抗混叠滤波电路(4)送至A/D转换芯片(5),同步控制采集电路(6)控制多个A/D转换芯片(5)同步采集,采集的数据被控制器(7)运算处理并送固态硬盘(8)存储。实现了多路振动信号的高速同步采集,满足了复杂环节下多通道振动数据快速实时采集和存储的要求。
-
-
-
-
-
-
-