一种混合输入信号量智能检测装置

    公开(公告)号:CN106707847B

    公开(公告)日:2018-11-13

    申请号:CN201611078760.X

    申请日:2016-11-30

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种混合输入信号量智能检测装置。通常的输入信号检测装置,一般仅能检测特定种类的输入信号。例如数字量信号采集电路或是模拟量信号检测电路。本发明中应用大规模可编程控制器FPGA控制的开关量输出电路,构建信号检测模式智能配置电路。通过FPGA控制,该配置电路可依据不同的被测信号源,实现信号检测电路的智能切换,进而识别不同信号源的逻辑。若被测信号源为数字量(开关量),信号量检测电路将配置为数字量信号检测模式,完成开关信号的采集,并提供给FPGA进行逻辑判定。若被测信号为模拟量信号(直流电压信号),信号量检测电路将配置为直流电压信号检测模式,将电压信号转换为数字信号,提供给FPGA进行逻辑判定。

    一种VxWorks系统的PCI设备排序方法

    公开(公告)号:CN108009103A

    公开(公告)日:2018-05-08

    申请号:CN201711214864.3

    申请日:2017-11-28

    摘要: 本发明公开了一种VxWorks系统的PCI设备排序方法。该方法步骤如下:在Shell下使用pciDeviceShow接口函数查看系统中PCI设备的信息,确定所有待排序PCI设备的槽位信息;编写XML配置文件,在文件中记录PCI设备排序信息;在PCI设备驱动程序中添加解析函数,解析配置文件中的排序信息;根据排序信息确定每个PCI设备的排序序号,并对PCI设备执行初始化操作,然后使用接口函数iosDrvInstall完成驱动程序的注册;最后根据PCI设备的排序序号查找对应的PCI设备,并使用iosDevAdd接口函数为其创建设备节点。本发明在VxWorks系统中将多个同类型PCI设备的节点名与PCI插槽绑定在一起,并且实现了PCI设备的灵活调度。

    一种VxWorks系统的PCI设备排序方法

    公开(公告)号:CN108009103B

    公开(公告)日:2021-03-26

    申请号:CN201711214864.3

    申请日:2017-11-28

    摘要: 本发明公开了一种VxWorks系统的PCI设备排序方法。该方法步骤如下:在Shell下使用pciDeviceShow接口函数查看系统中PCI设备的信息,确定所有待排序PCI设备的槽位信息;编写XML配置文件,在文件中记录PCI设备排序信息;在PCI设备驱动程序中添加解析函数,解析配置文件中的排序信息;根据排序信息确定每个PCI设备的排序序号,并对PCI设备执行初始化操作,然后使用接口函数iosDrvInstall完成驱动程序的注册;最后根据PCI设备的排序序号查找对应的PCI设备,并使用iosDevAdd接口函数为其创建设备节点。本发明在VxWorks系统中将多个同类型PCI设备的节点名与PCI插槽绑定在一起,并且实现了PCI设备的灵活调度。

    一种基于CPCI总线的信号调理及AD转换装置

    公开(公告)号:CN107422657A

    公开(公告)日:2017-12-01

    申请号:CN201611112666.1

    申请日:2016-12-07

    IPC分类号: G05B19/042

    摘要: 本发明于提供一种基于CPCI总线的信号调理及AD转换装置,包括依次连接的分压电路、滤波电路、有效值转换及滤波电路、隔离与调理电路、AD转换电路、FPGA逻辑控制单元、CPCI总线桥接电路;还包括电源;所述分压电路由用于将输入的待检测信号电压转换到所述装置的有效量程之内;所述滤波电路用于滤除噪声;所述有效值转换及滤波电路将输入的交流信号转换为直流信号并进行滤波;所述隔离与调理电路用于实现信号跟随、信号调理和信号的线性隔离;所述AD转换电路将模拟信号转换为数字信号;所述FPGA逻辑控制单元用于信息交互;所述CPCI总线桥接电路实现PCI总线到局部总线的转换。

    一种混合输入信号量智能检测装置

    公开(公告)号:CN106707847A

    公开(公告)日:2017-05-24

    申请号:CN201611078760.X

    申请日:2016-11-30

    IPC分类号: G05B19/042

    摘要: 本发明公开了一种混合输入信号量智能检测装置。通常的输入信号检测装置,一般仅能检测特定种类的输入信号。例如数字量信号采集电路或是模拟量信号检测电路。本发明中应用大规模可编程控制器FPGA控制的开关量输出电路,构建信号检测模式智能配置电路。通过FPGA控制,该配置电路可依据不同的被测信号源,实现信号检测电路的智能切换,进而识别不同信号源的逻辑。若被测信号源为数字量(开关量),信号量检测电路将配置为数字量信号检测模式,完成开关信号的采集,并提供给FPGA进行逻辑判定。若被测信号为模拟量信号(直流电压信号),信号量检测电路将配置为直流电压信号检测模式,将电压信号转换为数字信号,提供给FPGA进行逻辑判定。

    高精度4-20mA电流信号采集电路

    公开(公告)号:CN112526203A

    公开(公告)日:2021-03-19

    申请号:CN202011341449.6

    申请日:2020-11-25

    IPC分类号: G01R19/25

    摘要: 本发明公开了一种高精度4‑20mA电流信号采集电路,该电路包括防反接模块,用于防止信号反接;电流旁路模块,用于接收所述防反接模块输出的电流信号且转化为对应的电压信号,并通过判断该电压信号是否超过预设电压阈值,控制电流的分流,保护后端电路;信号采集模块,用于采集上述电压信号;补偿和校正模块,用于对电压信号进行补偿和校正。本发明通过防反接模块、电流旁路模块、信号采集电路实现过电流、过电压的保护功能,通过补偿和校正模块实现信号的补偿和校正。本保护电路对输入信号影响小,对电流输入信号采集最大误差小于1uA;输入信号出现过大电压或大电流信号时,使过输入电路信号与被保护系统隔离,有效保护后级电路,可靠性高。

    一种基于Cortex‑A9的智能双冗余千兆以太网卡

    公开(公告)号:CN206226452U

    公开(公告)日:2017-06-06

    申请号:CN201621312136.7

    申请日:2016-12-01

    IPC分类号: H04L12/02

    摘要: 本实用新型公开了一种基于Cortex‑A9的智能双冗余千兆以太网卡,采用了飞思卡尔的IMX6Q ARM处理器,所述DDR3 SDRAM模块和地址锁存模块连接到IMX6Q ARM处理器的60X总线上;所述EEROM模块和Flash模块与地址锁存模块相连接;所述千兆以太网物理层模块连接到IMX6Q ARM处理器的GMII接口上;所述桥接模块连接到IMX6Q ARM处理器的PCIe总线上;所述EEROM模块存储IMX6Q ARM处理器启动和自检的固件;Flash模块用于存储数据;桥接模块将PCIe总线转换成PCI总线,通过CPCI连接器与上位机相连;千兆以太网物理层模块同时与CPCI连接器相连。本实用新型可以在低温、高温、湿热、盐雾、振动等恶劣环境下可靠工作。