一种具有自动适配垂直分辨率的示波器及其控制方法

    公开(公告)号:CN117783623A

    公开(公告)日:2024-03-29

    申请号:CN202311851428.2

    申请日:2023-12-29

    Abstract: 本发明涉及一种具有自动适配垂直分辨率的示波器及其控制方法。该示波器包括:增益控制电路、扇出电路、检测电路、ADC采集电路、可编程逻辑电路;增益控制电路对输入信号进行衰减及放大调节;所述扇出电路将调节后的信号分成两路等效的模拟信号,一路送给ADC采集电路进行采样量化,另一路送给检测电路;检测电路将扇出信号映射为适宜可编程逻辑控制电路检测的电平;可编程逻辑电路设置多个增益控制档位,实时获取检测电路输出信号的电平,经过状态机控制选择最佳增益控制档位,得到采集垂直档位。本发明实现输入波形始终能够适配ADC的量化范围;具有实时性,能够快速跟踪输入信号变化;兼顾波形参数测试准确性和波形显示灵活性。

    一种示波器的眼图抖动分析方法及系统

    公开(公告)号:CN119199223A

    公开(公告)日:2024-12-27

    申请号:CN202411373512.2

    申请日:2024-09-29

    Abstract: 本发明属于示波器测试技术领域,具体涉及一种示波器的眼图抖动分析方法及系统,包括:获取待分析的示波器信号数据;提取所获取的信号数据中的时钟信息,得到数据时钟信号;基于所得到的数据时钟信号进行所获取信号数据的同步处理,得到同步数据信号;叠加所得到的同步数据信号,生成示波器眼图;采用自适应窗函数和峰谷检测法分析所生成的示波器眼图,得到眼图抖动信息。本发明通过对示波器信号数据的分析处理,提高复杂信号抖动分析的精度和速度,进一步满足示波器信号实时分析的需求。

    一种用于示波器的带宽实时频谱分析方法及系统

    公开(公告)号:CN116381336A

    公开(公告)日:2023-07-04

    申请号:CN202310363589.0

    申请日:2023-04-06

    Abstract: 本发明公开的一种用于示波器的带宽实时频谱分析方法及系统,包括:获取数字信号时序数据;通过FPGA中的滤波降频模块对每个数字信号进行滤波降频,获得对应的采样率与示波器带宽相匹配的滤波处理后信号;通过FPGA中的功率转换信号波形获取模块对每个滤波处理后信号进行频谱分析和功率转换,获得对应的功率转换信号波形;通过FPGA中的荧光处理模块对多帧功率转换信号波形进行叠加,获取叠加后图像,并计算叠加后图像中每个像素点的波形出现概率,根据每个像素点的波形出现概率,确定每个像素点的显示颜色,获得荧光图像。实现了对数字信号的实时频谱分析,及对图像的荧光显示。

    一种基于可编程电路的精确定位触发位置的方法

    公开(公告)号:CN109765412B

    公开(公告)日:2021-06-01

    申请号:CN201811621541.0

    申请日:2018-12-28

    Abstract: 本发明公开了一种基于可编程电路的精确定位触发位置的方法,包括:检测数据采集分析类仪器的时基档位及触发延时;判断用户是否改变时基档位或触发延时,若是,则进行软件参数设置,并通过总线通信发送给现场可编程门阵列FPGA,重启采集插值过程;处理器获得采样数据并根据通道组合情况,将实时采样数据组合成数组;当数据采集分析类仪器处于插值档位时,进行实时插值,接着进行触发点重新定位,调整插值点,使得生成的波形能够以触发电平为参考点进行稳定显示。本公开纯硬件实现插值及触发精确定位,耗时时间小。方案分工明确,根据软硬件的执行快慢程度,结合示波器的实时性要求,充分发挥软件计算能力强的特点,计算出硬件插值需要的关键参数。

    一种用于数字示波器的智能语音识别与控制方法及系统

    公开(公告)号:CN119479626A

    公开(公告)日:2025-02-18

    申请号:CN202411591715.9

    申请日:2024-11-08

    Abstract: 本发明提出了一种用于数字示波器的智能语音识别与控制方法及系统,对仪器使用者的语音信息进行识别,将识别的结果进行分词处理,将分词后的词序列进行纠正,进而进行仪器指令种类的匹配,然后将纠正后的文本指令与所匹配到的仪器指令种类内每条指令进行关键字匹配,将相似度大于设定阈值的文本指令、程序指令和指令参数作为仪器的调用指令,根据调用指令调取对应的程控指令,实现对仪器进行控制。相对于现有的基于语音信息直接提取关键词进行每一条文本匹配的方式,本发明的方案耗时短,识别准确率更高,而且能够识别语音信息中的参数,并将其应用到调用指令中。

    一种实现波形快速捕获的示波器及其运行方法

    公开(公告)号:CN109725185B

    公开(公告)日:2021-10-08

    申请号:CN201910104974.7

    申请日:2019-02-01

    Abstract: 本发明公开了一种实现波形快速捕获的示波器及其运行方法,为解决提高示波器波形捕获率瓶颈,采用屏显分时控制策略,在示波器波形正常刷新时,采集、触发、存储、显示全部由硬件电路完成,可编程逻辑芯片FPGA控制屏幕显示,CPU平台系统软件无需进行读数及显示;单次或运行停止后,CPU平台系统软件可以开始读取存储区中的数据、分析处理,并获得屏幕显示的控制权,将测量或计算结果显示到屏幕上,并且此时软件也可以将存储区的数据显示到屏幕上。本公开的示波器兼具有极速波形捕获率,也可以实现波形数据的后期CPU计算测量。

    一种具有多级联触发功能的示波器及其触发方法

    公开(公告)号:CN119001198A

    公开(公告)日:2024-11-22

    申请号:CN202410984027.2

    申请日:2024-07-22

    Abstract: 本发明属于示波器触发检测技术领域,具体涉及一种具有多级联触发功能的示波器及其触发方法,包括:触发模块以及分别与触发模块相连接的示波器主体和处理模块;其中,触发模块采用基于FPGA的多级联触发模块,多级联触发模块采用若干个级联开关控制,在多级联触发之前确定并打开所需的级联开关;所需的级联开关均被打开并产生相应的触发信号,分别设置各级级联开关的触发条件和触发阈值;每一级级联开关的每一种触发类型通过FPGA并行处理后同时产生触发使能信号,当满足预设的延迟条件后所产生的触发使能信号传输至下一级级联开关,下一级级联开关发出触发信号,直到所需的最后一级级联开关发出触发信号,完成示波器的多功能触发。

    一种用于高分辨率示波器的眼图生成系统及方法

    公开(公告)号:CN115407104A

    公开(公告)日:2022-11-29

    申请号:CN202210872929.8

    申请日:2022-07-22

    Abstract: 本发明公开了一种用于高分辨率示波器的眼图生成系统及方法,系统包括如下组成部分:数据采样模块、位速率计算模块、实数倍插值模块、软件锁相环时钟恢复与数据重采样模块、锁相环锁定判断模块、重采样波形数据叠加模块、波形数据统计与频度计算模块、荧光图像生成模块。本发明的方法基于软件锁相环进行时钟恢复,并在恢复的时钟基础上实现了眼图的精确切割和叠加,进而进行频度计算和眼图荧光图像生成,该方法具有眼图生成效率高、零触发抖动、时钟恢复的抖动为零、离线分析和能实现跟踪定位的优点。

    一种减小数字示波器高阻通道输入电容的电路及方法

    公开(公告)号:CN114778915A

    公开(公告)日:2022-07-22

    申请号:CN202210259367.X

    申请日:2022-03-16

    Abstract: 本发明属于测试技术领域,涉及一种减小数字示波器高阻通道输入电容的电路及方法。一种减小数字示波器高阻通道输入电容的电路,包括:第一继电器、第二继电器、第三继电器;零点校准电路与第一继电器的公共接线端连接;第一继电器的常闭触点连接第二继电器的常开触点;第一继电器的常开触点连接第三继电器的公共接线端;第二继电器的公共接线端一端连接信号输入端,另一端连接第三继电器的常闭触点;第三继电器的公共接线端一端连接第一继电器、第二继电器的常开触点,另一端连接信号调理通道。本发明通过更改继电器的在电路中的位置和继电器的控制逻辑,减少了高阻通道中的继电器数量,有效减小了数字示波器的输入电容。

Patent Agency Ranking