移位寄存器及其驱动方法、栅极驱动电路、显示装置

    公开(公告)号:CN118553295A

    公开(公告)日:2024-08-27

    申请号:CN202410465378.2

    申请日:2024-04-17

    IPC分类号: G11C19/28 G09G3/20

    摘要: 本申请提供一种移位寄存器及其驱动方法、栅极驱动电路、显示装置,涉及显示技术领域,移位寄存器包括:上拉模块分别与第一时钟端、第一输入端和上拉节点电连接,用于控制第一输入端与上拉节点的通断;第一下拉模块分别与第一控制端、第二输入端和第一下拉节点电连接,用于控制第二输入端与第一下拉节点的通断;第二下拉模块分别与第二控制端、第二输入端和第二下拉节点电连接,用于控制第二输入端与第二下拉节点的通断;输出模块分别与上拉节点、第一下拉节点、第二下拉节点、第一电源端、第二电源端和信号输出端电连接,用于控制第一电源端与信号输出端的通断,以及控制第二电源端和信号输出端的通断。可以避免器件参数偏移,提高电路信赖性。

    发光芯片、显示基板和显示装置
    2.
    发明公开

    公开(公告)号:CN118334996A

    公开(公告)日:2024-07-12

    申请号:CN202310070238.0

    申请日:2023-01-12

    IPC分类号: G09G3/30 G09G3/32 G09G3/3233

    摘要: 一种发光芯片、显示基板和显示装置,其中,发光芯片包括:多个发光单元、输入控制电路、第一电源引脚、第二电源引脚、数据输入引脚、时钟控制引脚和信号选择引脚,第一电源引脚与第一电源端电连接,第二电源引脚与第二电源端和初始信号端电连接;输入控制电路,分别与数据输入引脚、时钟控制引脚和信号选择引脚以及多个发光单元的电流数据信号端、时长数据信号端、发光信号端、扫描信号端、复位信号端和高频输入信号端电连接,被配置为在时钟控制引脚、信号选择引脚和数据输入引脚的信号的控制下,向多个发光单元的电流数据信号端、时长数据信号端、发光信号端、扫描信号端、复位信号端和高频输入信号端提供的信号。

    显示面板以及电子装置
    3.
    发明授权

    公开(公告)号:CN112992993B

    公开(公告)日:2024-03-19

    申请号:CN202110163732.2

    申请日:2021-02-05

    摘要: 涉及显示技术领域,本申请公开一种显示面板以及电子装置。显示面板包括可拉伸显示区、像素电路区以及多条信号线;所述可拉伸显示区包括多个像素单元,所述像素电路区包括多个驱动单元;多个所述信号线一一对应连接多个所述驱动单元与多个所述像素单元。改变原有AMOLED中驱动电路单元与像素单元同步集成的结构,而将AMOLED中将驱动电路与像素单元进行分离,而将薄膜晶体管驱动电路设置在非拉伸区,从而不再承受拉伸带来的应力,可以真正避免发生损坏。

    一种显示基板和显示装置
    4.
    发明公开

    公开(公告)号:CN117059031A

    公开(公告)日:2023-11-14

    申请号:CN202311192918.6

    申请日:2023-09-15

    摘要: 本公开提供一种显示基板和显示装置,属于显示技术领域,其中显示基板包括像素单元;像素单元均包括像素驱动电路,像素驱动电路包括:驱动子电路的第一端和数据写入子电路的第二端共同电连接第一节点;数据写入子电路的第一端和偏置补偿子电路的第二端共同电连接第二节点;第一发光控制子电路的第一端电连接第一节点;第i行像素驱动电路的第一节点电连接第i+1行像素驱动电路的第二节点;偏置补偿子电路,被配置为响应于第一扫描信号,将数据信号写入第二节点;以及,对于第i+1行像素驱动电路,偏置补偿子电路还被配置为在响应于第一扫描信号,将数据信号写入第二节点之后,将第二节点的电位写入位于同一列的、第i行像素驱动电路的第一节点。

    像素电路及其驱动方法、显示装置

    公开(公告)号:CN114283739B

    公开(公告)日:2023-08-15

    申请号:CN202010982629.6

    申请日:2020-09-17

    IPC分类号: G09G3/32

    摘要: 本发明提供一种像素电路及其驱动方法、显示装置,属于像素电路技术领域,其可解决现有的像素电路功耗较高的问题。本发明的像素电路,包括:驱动子电路和发光器件;驱动子电路包括驱动晶体管,驱动子电路与第一电压端及发光器件的第一极连接;发光器件的第二极与第二电压端连接;驱动子电路被配置为:响应于第一扫描信号端的控制,为发光器件提供驱动电流;第二电压端的数量为多个,不同第二电压端提供的电压不同;像素电路还包括:通路选择子电路,通路选择子电路分别与发光器件的第二极以及多个第二电压端连接;通路选择子电路被配置为:响应于第二扫描信号端的控制,根据选通控制信号,控制发光器件的第二极与对应的第二电压端导通。

    像素驱动结构及显示面板

    公开(公告)号:CN114333685B

    公开(公告)日:2023-08-08

    申请号:CN202011026398.8

    申请日:2020-09-25

    IPC分类号: G09G3/32 G09G3/3233

    摘要: 本发明提供一种像素驱动结构和显示面板,属于显示技术领域。本发明提供的像素驱动结构包括脉冲宽度调制驱动电路、脉冲幅度调制驱动电路和缓冲电路。脉冲宽度调制驱动电路被配置为根据脉冲宽度调制数据电压控制向待驱动的发光器件所提供的驱动电流的脉冲宽度;脉冲幅度调制驱动电路被配置为根据脉冲幅度调制数据电压控制向待驱动的发光器件所提供的驱动电流的幅值;缓冲电路其电连接在脉冲宽度调制驱动电路和脉冲幅度调制驱动电路之间,用于调节脉冲宽度调制驱动电路向脉冲幅度调制驱动电路施加脉冲宽度调制电压的速率。

    像素岛、显示装置和光场显示装置

    公开(公告)号:CN115831040A

    公开(公告)日:2023-03-21

    申请号:CN202211678514.3

    申请日:2022-12-26

    IPC分类号: G09G3/32

    摘要: 本公开提供一种像素岛、显示装置和光场显示装置。该像素岛包括:驱动层,包括电源衬垫、数据衬垫、时钟衬垫和片选衬垫,以及包括逻辑处理电路和多个像素电路,所述电源衬垫用于为所述逻辑处理电路和所述像素电路供电,所述数据衬垫用于向所述像素电路提供数据电压,所述逻辑处理电路用于根据所述时钟衬垫的时钟信号和所述片选衬垫的片选信号向所述像素电路提供栅极控制信号;多个子像素,所述多个子像素与所述像素电路一一对应地电连接。

    一种显示面板、显示装置及数据写入方法

    公开(公告)号:CN113889029B

    公开(公告)日:2023-02-03

    申请号:CN202111151888.5

    申请日:2021-09-29

    IPC分类号: G09G3/32

    摘要: 本发明公开了一种显示面板、显示装置及数据写入方法,用以现有技术中的时序控制方法无法实现准确的灰阶问题。本发明公开的一种包括M行N列像素单元、沿列方向依次排布的M条扫描信号线、沿行方向依次排布的N条数据线的显示面板,通过控制N条数据线同时接收并存储像素单元实现最大灰阶对应的数据电压,之后在第一数据写入阶段,与相邻两列像素单元连接的一条数据线接收数据电压;在第二数据写入阶段,与相邻两列像素单元连接的另一条数据线接收数据电压,使得数据电压的写入不受像素单元以及扫描信号线、数据线交叠部分的电容耦合的影响,从而使得像素单元输入的数据电压为数据线接收到的数据电压,进而使像素单元显示准确的灰阶。

    像素电路及其驱动方法、显示装置及显示驱动方法

    公开(公告)号:CN113990243B

    公开(公告)日:2023-01-24

    申请号:CN202111302229.7

    申请日:2021-11-04

    IPC分类号: G09G3/32

    摘要: 本公开实施例提供一种像素电路及其驱动方法、显示装置及其显示驱动方法。像素电路包括:脉宽控制模块,配置为在第二控制节点的控制下,将脉宽数据电压端的第一数据电压写入第一控制节点;脉幅控制模块,配置为在第二控制节点的控制下,将脉幅数据电压端的第二数据电压写入第二控制节点;脉幅控制模块还配置为在第二控制节点的控制下,向发光模块提供驱动信号;控制电源端的电压被配置为在发光控制阶段随时间变化,以使脉宽控制模块基于脉宽数据电压端的数据电压与控制电源端的电压,控制发光模块的发光时长。本公开实施例的像素电路,可以避免色彩再现性下降,避免发光模块亮度不良。