-
公开(公告)号:CN113934061B
公开(公告)日:2023-02-07
申请号:CN202010604942.6
申请日:2020-06-29
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: G02F1/1343 , G02F1/1362 , G02F1/1333
摘要: 本申请公开了一种阵列基板及其制造方法、显示装置,涉及显示技术领域。该阵列基板包括衬底基板,多个公共电极,多条数据线,以及阵列排布的多个像素电极。对于每条数据线,该数据线和第一目标公共电极的间距,与该数据线和第二目标公共电极的间距不同,由此可以使得像素电极的两侧受到的干扰的程度一致,保证阵列基板中该像素电极的两侧对应的显示区域的亮度一致,显示装置的显示效果较好。并且,对于每条数据线,该数据线与位于该数据线两侧的第一目标像素和第二目标像素电极的间距相等,由此可以使得该数据线与位于该数据线两侧的两侧像素电极的耦合电容相同,显示装置的显示效果较好。
-
公开(公告)号:CN111443542A
公开(公告)日:2020-07-24
申请号:CN202010372827.0
申请日:2020-05-06
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: G02F1/1362
摘要: 本发明公开了一种阵列基板、显示面板及显示装置,由于像素电极和数据线之间的距离与耦合电容的大小成反比,通过将数据线在衬底基板的正投影朝向电连接的子像素在衬底基板的正投影的一侧具有多个第一凹凸结构。这样使得数据线与电连接的子像素之间的距离在第一凹凸结构中的凹陷处增加,可以使数据线与电连接的子像素之间的耦合电容降低,从而可以使数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容尽可能接近,进而可以减小数据线与电连接的子像素之间的耦合电容和该数据线与未电连接的紧邻子像素之间的耦合电容之间的差值,提高画面显示的均匀性。
-
公开(公告)号:CN113934061A
公开(公告)日:2022-01-14
申请号:CN202010604942.6
申请日:2020-06-29
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: G02F1/1343 , G02F1/1362 , G02F1/1333
摘要: 本申请公开了一种阵列基板及其制造方法、显示装置,涉及显示技术领域。该阵列基板包括衬底基板,多个公共电极,多条数据线,以及阵列排布的多个像素电极。对于每条数据线,该数据线和第一目标公共电极的间距,与该数据线和第二目标公共电极的间距不同,由此可以使得像素电极的两侧受到的干扰的程度一致,保证阵列基板中该像素电极的两侧对应的显示区域的亮度一致,显示装置的显示效果较好。并且,对于每条数据线,该数据线与位于该数据线两侧的第一目标像素和第二目标像素电极的间距相等,由此可以使得该数据线与位于该数据线两侧的两侧像素电极的耦合电容相同,显示装置的显示效果较好。
-
-