-
公开(公告)号:CN116264844A
公开(公告)日:2023-06-16
申请号:CN202180002920.5
申请日:2021-10-15
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: G02F1/1362
摘要: 一种阵列基板及其制备方法、显示装置。阵列基板包括设置在基底(11)上的多条栅线(20)和多条数据线(50),多条栅线(20)沿着第一方向延伸,多条数据线(50)沿着第二方向延伸,多条栅线(20)和多条数据线(50)交叉限定出的多个子像素,子像素包括薄膜晶体管(10)、像素电极(80)和公共电极(90),一个子像素中的公共电极(90)与相邻子像素中的公共电极(90)通过公共连接部(110)连接,公共连接部(110)与栅线(20)具有第一交叠区域,在第一方向上,第一交叠区域具有第一宽度,在第二方向上,第一交叠区域具有第二宽度,第一宽度小于所述第二宽度。
-
公开(公告)号:CN115083348A
公开(公告)日:2022-09-20
申请号:CN202210869606.3
申请日:2022-07-22
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/3208 , G09G3/3225 , G09G3/36 , G09G3/20
摘要: 一种GOA单元及其驱动方法、GOA电路,涉及液晶显示技术领域,能够对电路中的漏电现象进行补偿,充分打开晶体管,减少电路的输出信号下降的时间。该栅极驱动GOA单元包括:输入子电路、输出子电路和补偿子电路。输入子电路耦接至上拉控制节点和输入信号端,且被配置为将输入信号端的信号传输至上拉控制节点。输出子电路,耦接至第一时钟信号端和上拉控制节点,且被配置为接收来自第一时钟信号端的第一时钟信号,在上拉控制节点的作用下输出第一时钟信号。补偿子电路,耦接至上拉控制节点和输出子电路,且被配置为对上拉控制节点和/或GOA单元的至少部分输出信号端进行补偿。
-
公开(公告)号:CN114488625A
公开(公告)日:2022-05-13
申请号:CN202210187274.0
申请日:2022-02-28
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1339 , G02F1/1335 , G02F1/1362
摘要: 本发明公开了显示面板,显示面板包括第一基板、第二基板和液晶;第一基板上设有黑矩阵、以及至少一个隔垫物;第二基板上设有两个以上的挡墙,至少两个挡墙在第二基板上限定出第一区域,以及和第一区域相邻的第二区域,隔垫物在第二基板上的正投影位于第一区域内,且隔垫物在第一基板上的正投影,和挡墙在第一基板上的正投影均位于黑矩阵在第一基板上的正投影范围内;在垂直于显示面板厚度的方向上,挡墙的截面形状被配置为可令隔垫物自第一区域滑出至第二区域的阻力,大于自第二区域滑入至第一区域的阻力。由此,可以使隔垫物较难滑出挡墙,即便隔垫物滑出挡墙,由于隔垫物可以更容易的滑回原始位置,避免了出现漏光的问题,提高了产品良率。
-
公开(公告)号:CN112147824A
公开(公告)日:2020-12-29
申请号:CN202011035304.3
申请日:2020-09-27
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1362 , H01L27/32
摘要: 本发明公开一种阵列基板及其制作方法、显示装置,涉及显示技术领域,用于改善显示装置显现过亮或过暗的条纹的问题。该阵列基板包括:衬底;多条第一栅线,位于衬底的一侧,且沿第一方向延伸;第一绝缘层,位于多条第一栅线远离衬底的一侧;多条第二栅线,位于第一绝缘层远离衬底的一侧,多条第二栅线沿与第一方向交叉的第二方向延伸,一条第二栅线与至少一条第一栅线电连接;第二绝缘层,位于多条第二栅线远离衬底的一侧;以及,多条数据线,位于第二绝缘层远离衬底的一侧,且沿第一方向延伸。本发明提供的阵列基板,第一栅线和数据线之间耦合电容较小,从而改善了显示装置显现过亮或过暗的条纹的问题。
-
公开(公告)号:CN118043734A
公开(公告)日:2024-05-14
申请号:CN202280002880.9
申请日:2022-08-26
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: G02F1/1362
摘要: 一种显示面板、显示装置,显示面板包括:衬底(1);位于衬底(1)上的多条信号线(61,31);遮光层(ZG),位于信号线(61,31)远离衬底(1)的一侧,遮光层(ZG)在衬底(1)上的正投影与信号线(61,31)在衬底(1)上的正投影存在交叠;其中,遮光层(ZG)包括多个弯折结构(W),弯折结构(W)包括第一延伸部(ZG1)和第二延伸部(ZG2),第一延伸部(ZG1)和第二延伸部(ZG2)分别包括第一端和第二端,第一延伸部(ZG1)的第二端和第二延伸部(ZG2)的第一端部分接触且在接触位置处连接。可以提高显示面板的对比度、透过率。
-
公开(公告)号:CN117913103A
公开(公告)日:2024-04-19
申请号:CN202410190661.9
申请日:2024-02-20
申请人: 京东方科技集团股份有限公司 , 合肥京东方显示技术有限公司
IPC分类号: H01L27/12 , H01L27/15 , H10K59/131 , H10K59/121 , G02F1/1345 , G09F9/30
摘要: 本发明公开了一种阵列基板、显示面板和显示设备。本发明的阵列基板包括像素、数据信号线、控制芯片和多根扇出线,数据信号线连接像素;控制芯片用于输出数据信号,数据信号用于控制像素的显示亮度;扇出线连接数据信号线和控制芯片,以使数据信号能够通过数据信号线传输至像素;扇出线包括边缘扇出线,边缘扇出线的充电效率和除边缘扇出线外的其他扇出线的充电效率的差小于设定效率差,使得边缘扇出线连接的像素的显示亮度和其他扇出线连接的像素的显示亮度的差小于设定显示差。本发明的阵列基板通过控制边缘扇出线的充电效率和其他扇出线的充电效率的差小于设定效率差,从而使得像素的显示亮度均等,改善亮线现象。
-
公开(公告)号:CN117475957A
公开(公告)日:2024-01-30
申请号:CN202311648938.X
申请日:2023-11-29
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/36 , G02F1/1362 , G02F1/1368
摘要: 本申请提供了液晶显示面板、液晶显示面板的控制方法及显示装置,属于显示器技术领域。该液晶显示面包括多个像素单元,其分成多个第一组像素单元和多个第二组像素单元;多个数据引线,多个像素单元中每一组像素单元中的所有像素单元连接同一根数据引线;第一公共电极引线,其与多个所述第一组像素单元中的像素单元分别电连接;第二公共电极引线,其与多个所述第二组像素单元中的像素单元分别电连接;通过所述第一公共电极引线和所述第二公共电极引线能够分别向对应组组像素单元中的像素单元输入第一电压和第二电压,所述第一电压和所述第二电压不同。该液晶显示面板可进一步释放液晶面板设计Margin,从而提高TV产品的响应时间。
-
公开(公告)号:CN115985264A
公开(公告)日:2023-04-18
申请号:CN202310026760.9
申请日:2023-01-09
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G09G3/36 , G02F1/1362 , G09G3/3225 , H10K59/131
摘要: 本公开实施例公开了一种显示面板及显示装置,包括:衬底基板;栅极驱动电路,位于衬底基板上;多条时钟信号线,位于栅极驱动电路一侧;多条时钟信号线中的每一条时钟信号线用于传输时钟信号;其中,多条时钟信号线包括:第一时钟信号线和第二时钟信号线;第一时钟信号线与栅极驱动电路电连接,第二时钟信号线不与栅极驱动电路电连接,且第二时钟信号线设置于所有第一时钟信号线的至少一侧。
-
公开(公告)号:CN112147824B
公开(公告)日:2023-01-17
申请号:CN202011035304.3
申请日:2020-09-27
申请人: 合肥京东方显示技术有限公司 , 京东方科技集团股份有限公司
IPC分类号: G02F1/1362
摘要: 本发明公开一种阵列基板及其制作方法、显示装置,涉及显示技术领域,用于改善显示装置显现过亮或过暗的条纹的问题。该阵列基板包括:衬底;多条第一栅线,位于衬底的一侧,且沿第一方向延伸;第一绝缘层,位于多条第一栅线远离衬底的一侧;多条第二栅线,位于第一绝缘层远离衬底的一侧,多条第二栅线沿与第一方向交叉的第二方向延伸,一条第二栅线与至少一条第一栅线电连接;第二绝缘层,位于多条第二栅线远离衬底的一侧;以及,多条数据线,位于第二绝缘层远离衬底的一侧,且沿第一方向延伸。本发明提供的阵列基板,第一栅线和数据线之间耦合电容较小,从而改善了显示装置显现过亮或过暗的条纹的问题。
-
公开(公告)号:CN115598889A
公开(公告)日:2023-01-13
申请号:CN202210905691.4
申请日:2022-07-29
IPC分类号: G02F1/1343 , G02F1/1362
摘要: 本发明实施例公开一种液晶显示面板、液晶显示装置以及制作方法。其中一实施例的液晶显示面板,包括:第一基板、与所述第一基板相对设置的第二基板以及位于所述第一基板和所述第二基板之间的液晶层,所述第一基板包括:第一衬底;设置在所述第一衬底靠近所述第二基板一侧的第一电极,所述第一电极在第一方向和垂直于所述第一方向的第二方向上阵列排布,其中,所述第一电极包括多个平行设置的第一子电极和多个平行设置的第二子电极,所述第一子电极和所述第二子电极在所述第一衬底上的投影上相交;所述第一基板还包括遮挡层,所述遮挡层在所述第一衬底上的投影覆盖相交的所述第一电极和所述第二电极位置处。
-
-
-
-
-
-
-
-
-