彩膜基板、显示面板及显示装置
    1.
    发明公开

    公开(公告)号:CN117651898A

    公开(公告)日:2024-03-05

    申请号:CN202280001906.8

    申请日:2022-06-24

    IPC分类号: G02F1/1335

    摘要: 一种彩膜基板(100)、显示面板及显示装置;该彩膜基板(100)具有显示区域(AA)和非显示区域(NA),该彩膜基板(100)包括第一衬底基板(1)、彩膜层(3)、保护层(4)以及多个第一隔垫物(51);彩膜层(3)设于第一衬底基板(1)的一侧;保护层(4)设于彩膜层(3)背离第一衬底基板(1)的一侧,在非显示区域(NA),保护层(4)背离第一衬底基板(1)的一面设置有多个第一凹槽(43);多个第一隔垫物(51)与多个第一凹槽(43)对应设置,且第一隔垫物(43)的一部分设于第一凹槽(43)内。该彩膜基板(100)能够与阵列基板很好地对盒,不容易出现显示不良。

    一种显示面板、显示装置和制作方法

    公开(公告)号:CN117192843A

    公开(公告)日:2023-12-08

    申请号:CN202311244566.4

    申请日:2023-09-25

    IPC分类号: G02F1/1339 G02F1/1333

    摘要: 本发明公开了一种显示面板、显示装置和制作方法,其中一实施例的显示面板包括:阵列基板、对置基板、以及设置在非显示区用于对盒阵列基板和对置基板的封框胶;其中,对置基板包括第一衬底;设置在第一衬底上的黑矩阵层,黑矩阵层包括设置在非显示区的、环绕显示区并且贯通黑矩阵层的第一环形开口;设置在所述黑矩阵层上的环形辅助垫;覆盖环形辅助垫和黑矩阵层的第一平坦化层;以及设置在第一平坦化层上的至少一个环形隔垫墙;在第一衬底的正投影上,环形辅助垫环绕环形隔垫墙,封框胶环绕环形辅助垫,第一环形开口环绕封框胶。本发明提供的显示面板在避免静电不良的基础上能够改善液晶显示面板的盒厚不均问题,具有实际应用价值。

    一种显示面板及显示装置
    5.
    发明公开

    公开(公告)号:CN118092029A

    公开(公告)日:2024-05-28

    申请号:CN202211506119.7

    申请日:2022-11-28

    IPC分类号: G02F1/1345 G02F1/13

    摘要: 本发明公开了一种显示面板及显示装置,其中,所述显示面板包括显示区和边框区;边框区环绕所述显示区设置;边框区划分有信号补偿区,信号补偿区位于显示区第一侧;信号补偿区内设置有多组信号线,信号补偿区外的边框区设置有测试垫;多组信号线均对应不同的测试垫;每组信号线均包括输入线和输出线,输出线和所述输入线并排设置,输入线与对应的测试垫连接,输出线连接至显示区的像素电路;每组信号线至少在非端部位置设置有一连接段,输入线和输出线在连接段连接。本发明可有效降低显示面板CT测试过程中发生的假不良现象,提高了成品良率,降低了原材料成本。

    栅极驱动电路及显示装置
    6.
    发明公开

    公开(公告)号:CN117198194A

    公开(公告)日:2023-12-08

    申请号:CN202311248061.5

    申请日:2023-09-25

    IPC分类号: G09G3/20

    摘要: 本公开提供一种栅极驱动电路及显示装置,属于显示技术领域。本公开的栅极驱动电路,其包括多个级联的移位寄存器和两组时钟信号线,每组时钟信号线包括2N条时钟信号线;所述多个级联的移位寄存器划分为多组移位寄存器,每组移位寄存器包括2N个移位寄存器;位于奇数组的移位寄存器连接同一组时钟信号线,位于偶数组的移位寄存器连接同一组时钟信号线,且位于奇数组和偶数组的移位寄存器连接不同组的时钟信号线;N为大于或者等于1的整数;其中,所述移位寄存器至少包括输入子电路、输出子电路、至少一个下拉控制子电路、至少一个下拉子电路;每组所述移位寄存器中的所述下拉控制子电路共用,所述下拉子电路共用。

    屏幕检测电路、阵列基板及显示面板

    公开(公告)号:CN110286536B

    公开(公告)日:2022-04-15

    申请号:CN201910577912.8

    申请日:2019-06-28

    摘要: 本申请提供了一种屏幕检测电路、阵列基板及显示面板。该屏幕检测电路包括:位于阵列基板非显示区域的屏幕控制信号端和信号线控制开关、以及位于柔性电路板的第一电平信号端,还包括:屏幕控制信号端、信号线控制开关和第一电平信号端之间的走线;屏幕控制信号端、信号线控制开关和第一电平信号端通过走线互相电连接;信号线控制开关与屏幕检测电路之外的位于阵列基板显示区域的信号线电连接;屏幕控制信号端与第一电平信号端之间的至少部分走线与阵列基板中的像素电极处于同一层。本申请可增大走线电阻,在大电阻的作用下,因Cell test产生的ESD可得到释放,从而消除了ESD对Panel的影响,有助于提升画面品质。

    屏幕检测电路、阵列基板及显示面板

    公开(公告)号:CN110286536A

    公开(公告)日:2019-09-27

    申请号:CN201910577912.8

    申请日:2019-06-28

    摘要: 本申请提供了一种屏幕检测电路、阵列基板及显示面板。该屏幕检测电路包括:位于阵列基板非显示区域的屏幕控制信号端和信号线控制开关、以及位于柔性电路板的第一电平信号端,还包括:屏幕控制信号端、信号线控制开关和第一电平信号端之间的走线;屏幕控制信号端、信号线控制开关和第一电平信号端通过走线互相电连接;信号线控制开关与屏幕检测电路之外的位于阵列基板显示区域的信号线电连接;屏幕控制信号端与第一电平信号端之间的至少部分走线与阵列基板中的像素电极处于同一层。本申请可增大走线电阻,在大电阻的作用下,因Cell test产生的ESD可得到释放,从而消除了ESD对Panel的影响,有助于提升画面品质。