阵列基板及显示装置
    1.
    发明公开

    公开(公告)号:CN111599823A

    公开(公告)日:2020-08-28

    申请号:CN202010479718.9

    申请日:2020-05-29

    摘要: 本公开实施例公开了一种阵列基板及显示装置,涉及显示技术领域,用于避免对源漏导电层造成腐蚀,进而避免应用有该阵列基板的显示装置出现撕膜斜纹不良,改善该显示装置的显示效果。该阵列基板,具有显示区和位于所述显示区的旁侧的绑定区。所述阵列基板包括:衬底、多个第一晶体管、以及多个导电电极。所述多个第一晶体管设置在所述衬底的一侧、且位于所述显示区,第一晶体管包括第一栅极、第一源极和第一漏极。所述多个导电引脚设置在所述衬底的一侧、且位于所述绑定区,所述多个导电引脚与所述第一栅极同层设置。所述多个导电电极分别设置在所述多个导电引脚远离所述衬底一侧表面。本公开提供的阵列基板及显示装置用于实现触控及显示。

    快速放电电路
    2.
    发明公开

    公开(公告)号:CN109147705A

    公开(公告)日:2019-01-04

    申请号:CN201811150192.9

    申请日:2018-09-29

    IPC分类号: G09G3/36

    CPC分类号: G09G3/3696 G09G3/36

    摘要: 本发明提出了一种快速放电电路,该快速放电电路包括:参考电压信号线,参考电压信号线与显示面板连接;点灯信号线,点灯信号线与显示面板连接;第一开关模块,第一开关模块分别与参考电压信号线和点灯信号线连接,用于接通或断开参考电压信号线和点灯信号线之间的连接。本发明的快速放电电路,在显示面板快速放电时,第一开关模块接通参考电压信号线与点灯信号线之间的连接,使参考电压信号线和点灯信号线之间短路,相应的使显示面板上连接两者的电极短路,从而使充到这两电极的正负电荷互相中和,实现快速放电,使显示面板在模组段、CellET段均可放电干净,防止电荷放电不干净导致的液晶极化,从而避免模组段出现灰阶抖动的问题。

    快速放电电路
    4.
    发明授权

    公开(公告)号:CN109147705B

    公开(公告)日:2021-02-23

    申请号:CN201811150192.9

    申请日:2018-09-29

    IPC分类号: G09G3/36

    摘要: 本发明提出了一种快速放电电路,该快速放电电路包括:参考电压信号线,参考电压信号线与显示面板连接;点灯信号线,点灯信号线与显示面板连接;第一开关模块,第一开关模块分别与参考电压信号线和点灯信号线连接,用于接通或断开参考电压信号线和点灯信号线之间的连接。本发明的快速放电电路,在显示面板快速放电时,第一开关模块接通参考电压信号线与点灯信号线之间的连接,使参考电压信号线和点灯信号线之间短路,相应的使显示面板上连接两者的电极短路,从而使充到这两电极的正负电荷互相中和,实现快速放电,使显示面板在模组段、CellET段均可放电干净,防止电荷放电不干净导致的液晶极化,从而避免模组段出现灰阶抖动的问题。

    阵列基板、显示装置、数据线不良的检测装置及检测方法

    公开(公告)号:CN107728395A

    公开(公告)日:2018-02-23

    申请号:CN201711049384.6

    申请日:2017-10-31

    IPC分类号: G02F1/1362 G09G3/00

    摘要: 本发明提供一种阵列基板、显示装置、数据线不良的检测装置及检测方法,属于显示技术领域,其可解决现有的检测方式中数据线似连似断等异常连接不易被检出的问题。本发明的阵列基板中数据信号输入总线向各个像素单元提供数据信号,该阵列基板在数据信号输入总线相对的另一侧增加了检测线,这样在检测产品时,数据信号输入总线输入正常的数据信号,另一侧的检测线输入与数据信号相反极性的信号,那么在数据线虚接的位置处会出现发热情况,并将虚接的位置处烧毁,因此其可以实现快速检测全部数据线,准确将虚接数据线检出。本发明的数据线不良的检测装置和检测方法适用于检测上述的阵列基板,检测过程简单,方便快捷。

    阵列基板及显示装置
    7.
    发明授权

    公开(公告)号:CN111599823B

    公开(公告)日:2024-01-05

    申请号:CN202010479718.9

    申请日:2020-05-29

    摘要: 本公开实施例公开了一种阵列基板及显示装置,涉及显示技术领域,用于避免对源漏导电层造成腐蚀,进而避免应用有该阵列基板的显示装置出现撕膜斜纹不良,改善该显示装置的显示效果。该阵列基板,具有显示区和位于所述显示区的旁侧的绑定区。所述阵列基板包括:衬底、多个第一晶体管、以及多个导电电极。所述多个第一晶体管设置在所述衬底的一侧、且位于所述显示区,第一晶体管包括第一栅极、第一源极和第一漏极。所述多个导电引脚设置在所述衬底的一侧、且位于所述绑定区,所述多个导电引脚与所述第一栅极同层设置。所述多个导电电极分别设置在所述多个导电引脚远离所述衬底一侧表面。本公开提供的阵列基板及显示装置用于实现触控及显示。

    阵列基板、显示装置、数据线不良的检测装置及检测方法

    公开(公告)号:CN107728395B

    公开(公告)日:2020-07-03

    申请号:CN201711049384.6

    申请日:2017-10-31

    IPC分类号: G02F1/1362 G09G3/00

    摘要: 本发明提供一种阵列基板、显示装置、数据线不良的检测装置及检测方法,属于显示技术领域,其可解决现有的检测方式中数据线似连似断等异常连接不易被检出的问题。本发明的阵列基板中数据信号输入总线向各个像素单元提供数据信号,该阵列基板在数据信号输入总线相对的另一侧增加了检测线,这样在检测产品时,数据信号输入总线输入正常的数据信号,另一侧的检测线输入与数据信号相反极性的信号,那么在数据线虚接的位置处会出现发热情况,并将虚接的位置处烧毁,因此其可以实现快速检测全部数据线,准确将虚接数据线检出。本发明的数据线不良的检测装置和检测方法适用于检测上述的阵列基板,检测过程简单,方便快捷。