-
公开(公告)号:CN117012102A
公开(公告)日:2023-11-07
申请号:CN202311088419.2
申请日:2023-08-25
申请人: 京东方科技集团股份有限公司 , 重庆京东方显示技术有限公司
IPC分类号: G09F9/30
摘要: 本发明提供一种显示基板和显示面板。显示基板包括显示区域和第一边框区域;显示基板包括:衬底基板;设置于第一边框区域的衬底基板上的多条第一电压线和多条第二电压线;在第一方向上相邻的两条第一电压线之间设置有第二电压线;多条第一电压线相互电连接,多条第二电压线相互电连接;设置于第一边框区域的衬底基板上的电路板,且电路板设置于第一电压线和第二电压线远离显示区域的一侧;电路板分别与多条第一电压线电连接,用于为第一电压线提供第一电压信号。本发明对第一电压信号起到分流作用,避免高亮情况下左右两侧的第一电压线上的第一电压信号的电流密度大出现灼伤风险。
-
公开(公告)号:CN118830017A
公开(公告)日:2024-10-22
申请号:CN202280002477.6
申请日:2022-07-29
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: G09G3/3208 , G09G3/3233
摘要: 一种像素电路及其驱动方法、显示装置,其中,像素电路,设置在显示基板中,显示基板包括:第一驱动模式和第二驱动模式,显示基板所显示内容包括多个显示帧,在第一驱动模式和第二驱动模式,显示帧包括:刷新帧,第二扫描线(S2)的信号和第三扫描线(S3)的信号相同,第二扫描线(S2)的信号为有效电平信号的时间包括:依次,且间隔发生的第一刷新时间段(t11)、第二刷新时间段(t13)和第三刷新时间段(t16),在第二刷新时间段(t13),第一扫描线(S1)的信号为无效电平信号;复位电压端(DR)的信号的电压为正性电压,第一初始电压端(Vi1)的信号的电压为负性电压,复位电压端(DR)的信号的电压与第一初始电压端(Vi1)的信号的电压的差值大于阈值差值。
-
公开(公告)号:CN118077331A
公开(公告)日:2024-05-24
申请号:CN202280003243.3
申请日:2022-09-22
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: H10K59/131
摘要: 本公开实施例提供一种显示基板和显示装置,其中显示基板包括:基底,包括显示区和围绕显示区的周边区;驱动功能层,位于基底的一侧,包括:位于显示区且沿第一方向、第二方向呈阵列排布的多个像素驱动电路,第一方向与第二方向相交;第一导电层,位于驱动功能层远离基底的一侧,包括用于向像素驱动电路提供第一工作电压的多条第一电源线;第一平坦化层和第二导电层,均位于驱动功能层与第一导电层之间,第一平坦化层位于第一导电层和第二导电层之间,第二导电层包括多个第一导电图案,第一导电图案通过第一平坦化层上的第一过孔与对应的第一电源线电连接且形成并联。
-
公开(公告)号:CN117877431A
公开(公告)日:2024-04-12
申请号:CN202410238848.1
申请日:2019-11-20
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: G09G3/3266 , G09G3/20 , G11C19/28 , H10K71/00
摘要: 本公开公开显示基板和显示装置。显示基板包括栅极驱动电路;栅极驱动电路包括:帧起始信号线、时钟信号线、第一电平信号线、第二电平信号线以及多个移位寄存器单元;移位寄存器单元包括多个晶体管,多个晶体管包括第二晶体管,第五晶体管和第八晶体管;第五晶体管的有源层包括相对设置的两个第五导电部分,以及位于两个第五导电部分之间的第五沟道部分,两个第五导电部分中的一个通过第一导电连接部与公共连接端耦接;公共连接端包括第二晶体管的栅极,第八晶体管的栅极和第四导电连接部,第四导电连接部用于耦接第八晶体管的栅极和第二晶体管的栅极;第一导电连接部沿第一方向延伸,时钟信号线沿第一方向延伸。
-
公开(公告)号:CN117711306A
公开(公告)日:2024-03-15
申请号:CN202410010285.0
申请日:2024-01-03
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: G09G3/32 , G09G3/3225
摘要: 一种显示基板及其驱动方法、显示装置,其中,显示基板包括:数据单元、阵列排布的像素驱动电路、多条第一扫描信号线和多条数据信号线,在至少一个显示帧的刷新帧中,第i行第j列像素驱动电路显示时,数据单元被配置为在第一时间段向第i行第j列像素驱动电路所连接的第一扫描信号线提供有效电平信号,向第i行第j列像素驱动电路所连接的数据信号线提供第一数据信号,在第二时间段向第i行第j列像素驱动电路所连接的第一扫描信号线提供有效电平信号,向第i行第j列像素驱动电路所连接的数据信号线提供第二数据信号,第一时间段发生在第二时间段之前;在第一时间段内,第二节点的信号的电压值大于第一节点的信号的电压值。
-
公开(公告)号:CN117529147A
公开(公告)日:2024-02-06
申请号:CN202311612315.7
申请日:2022-04-22
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: H10K59/12 , H10K59/131 , G09G3/3225
摘要: 本公开提供一种显示基板和显示装置。所述显示基板包括衬底基板以及位于所述衬底基板上的驱动电路层、发光器件层;所述显示基板包括透光显示区和正常显示区,所述正常显示区至少部分包围所述透光显示区;所述正常显示区包括多个正常驱动电路和多个虚拟驱动电路;部分所述虚拟驱动电路用于驱动位于透光显示区的发光器件;所述显示基板还包括:多条正常数据线,与所述正常驱动电路耦接;其中至少一条所述正常数据线通过数据引线与数据信号输入端耦接;所述数据引线在所述衬底基板上的正投影,与所述虚拟驱动电路在所述衬底基板上的正投影至少部分交叠。
-
公开(公告)号:CN117337099A
公开(公告)日:2024-01-02
申请号:CN202311267064.3
申请日:2023-09-27
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: H10K59/131 , H01L27/12
摘要: 本公开涉及显示技术领域,提出一种显示面板和显示装置,显示面板包括像素驱动电路,像素驱动电路包括驱动晶体管、第八晶体管,第八晶体管的第一极连接第三初始信号线,第二极连接驱动晶体管的第一极;显示面板包括依次层叠的:衬底基板、第一有源层、第一导电层,第一有源层包括第一子有源部、第二子有源部、第九有源部,第九有源部连接于第一子有源部和第二子有源部之间,第一子有源部和第二子有源部用于形成第八晶体管的沟道区;第一导电层包括第一复位信号线,第一复位信号线的部分结构用于形成第八晶体管的栅极,且第一复位信号线在衬底基板上的正投影和第九有源部在衬底基板上的正投影不交叠。该显示面板可以改善显示面板色坐标漂移问题。
-
公开(公告)号:CN117296477A
公开(公告)日:2023-12-26
申请号:CN202280000884.3
申请日:2022-04-22
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: H10K59/131
摘要: 本公开提供一种显示基板和显示装置。所述显示基板包括衬底基板以及位于所述衬底基板上的驱动电路层、发光器件层;所述显示基板包括透光显示区和正常显示区,所述正常显示区至少部分包围所述透光显示区;所述正常显示区包括多个正常驱动电路和多个虚拟驱动电路;部分所述虚拟驱动电路用于驱动位于透光显示区的发光器件;所述显示基板还包括:多条正常数据线,与所述正常驱动电路耦接;其中至少一条所述正常数据线通过数据引线与数据信号输入端耦接;所述数据引线在所述衬底基板上的正投影,与所述虚拟驱动电路在所述衬底基板上的正投影至少部分交叠。
-
公开(公告)号:CN114783382B
公开(公告)日:2023-12-26
申请号:CN202210303724.8
申请日:2022-03-24
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: G09G3/3275 , G09G3/32 , G09G3/3208
摘要: 本公开实施例提供的像素电路、其驱动方法、显示面板及显示装置,通过设置与补偿节点耦接的辅助控制电路,可以使辅助控制电路响应于第二扫描信号端的信号,将辅助信号端的辅助电压提供给补偿节点。由于辅助电压与数据电压相关,这样可以在将辅助电压提供给补偿节点后,使补偿节点的电压与数据电压相关,从而可以降低发光驱动晶体管的栅极的电压,由于第一阈值补偿电路和第二阈值补偿电路组成的漏电流路径出现的漏电流,提高发光驱动晶体管的栅极的电压稳定性。尤其是在像素电路应用于显示面板中后,在显示面板采用较低刷新频率驱动时,降低显示面板的闪烁问题。
-
公开(公告)号:CN115053282B
公开(公告)日:2023-10-27
申请号:CN202080002780.7
申请日:2020-11-13
申请人: 京东方科技集团股份有限公司 , 成都京东方光电科技有限公司
IPC分类号: G09F9/302 , G09F9/33 , G09G3/3225
摘要: 一种显示基板、显示面板和显示装置。显示基板包括:衬底基板(1);设置于衬底基板(1)且位于显示像素区中的多个子像素(11、12、13),多个子像素(11、12、13)沿第一方向(X)和第二方向(Y)成阵列地排列,每一个子像素(11、12、13)包括像素驱动电路;设置于衬底基板(1)且位于第一虚拟像素区(DMP1)中的多个第一虚拟子像素结构(51、52、53),至少一个第一虚拟子像素结构(51、52、53)包括补偿电容器(100);以及设置于衬底基板(1)的多根扫描信号线(61),扫描信号线(61)用于传输扫描信号(Sn)给像素驱动电路,至少一根扫描信号线(61)延伸通过显示像素区和第一虚拟像素区(DMP1),其中,至少一根扫描信号线(61)电连接至一行子像素中每一个子像素(11、12、13)的像素驱动电路,并且至少一根扫描信号线(61)还电连接至至少一个第一虚拟子像素结构(51、52、53)的补偿电容器(100)。
-
-
-
-
-
-
-
-
-