一种支持多种同步算法的配网DTU数据同步方法及系统

    公开(公告)号:CN116232510A

    公开(公告)日:2023-06-06

    申请号:CN202211078542.1

    申请日:2022-09-05

    IPC分类号: H04J3/06 H04W56/00 H04W84/18

    摘要: 本发明提供了一种支持多种同步算法的配网DTU数据同步方法,包括:为DTU装置设置多种同步算法计算模块、同步算法自切换模块和采样同步计算模块;多种同步算法计算模块配置多种同步算法并基于各同步算法计算得到同步参数,包括同步品质Q;同步算法自切换模块根据各DTU装置之间通信所使用的网络类型、同步品质Q以及各同步算法的精度选取同步品质最优的同步算法,并获取同步品质最优的同步算法对应的同步参数;采样同步计算模块使用同步算法自切换模块提供的同步参数和对侧DTU装置发送的对侧采样数据进行计算,将对侧采样数据转换为与本侧采样数据同步的同步数据。本发明能够在多台对侧装置互联的场景下,实现支持多种同步算法下DTU装置的采样同步。

    一种带同步质量的高精度乒乓同步方法及系统

    公开(公告)号:CN114221732B

    公开(公告)日:2024-08-09

    申请号:CN202111591790.1

    申请日:2021-12-23

    IPC分类号: H04J3/06

    摘要: 一种带同步质量的高精度乒乓同步方法,包括如下步骤:依次获取第一乒乓数据与第二乒乓数据,所述第一乒乓数据包括:本侧发送时间戳T11、对侧接收时间戳t12、对侧发送时间戳t13、本侧接收时间戳T14,所述第二乒乓数据包括:本侧发送时间戳T21、对侧接收时间戳t22、对侧发送时间戳t23、本侧接收时间戳T24;根据第一乒乓数据与第二乒乓数据,计算对侧晶振时间和本地晶振时间的比例M;根据比例M,计算出第二乒乓数据中对侧发送时间戳t23对应的本侧时间戳T23;利用M、T23、t23,将待处理的对侧时间戳转换为本侧时间戳,以实现同步。本公开的有益效果在于乒乓同步计算出的数据误差小,可降低保护误动的风险。

    一种带同步质量的高精度乒乓同步方法及系统

    公开(公告)号:CN114221732A

    公开(公告)日:2022-03-22

    申请号:CN202111591790.1

    申请日:2021-12-23

    IPC分类号: H04J3/06

    摘要: 一种带同步质量的高精度乒乓同步方法,包括如下步骤:依次获取第一乒乓数据与第二乒乓数据,所述第一乒乓数据包括:本侧发送时间戳T11、对侧接收时间戳t12、对侧发送时间戳t13、本侧接收时间戳T14,所述第二乒乓数据包括:本侧发送时间戳T21、对侧接收时间戳t22、对侧发送时间戳t23、本侧接收时间戳T24;根据第一乒乓数据与第二乒乓数据,计算对侧晶振时间和本地晶振时间的比例M;根据比例M,计算出第二乒乓数据中对侧发送时间戳t23对应的本侧时间戳T23;利用M、T23、t23,将待处理的对侧时间戳转换为本侧时间戳,以实现同步。本公开的有益效果在于乒乓同步计算出的数据误差小,可降低保护误动的风险。

    一种用于弱电压场景的开出通道电路系统

    公开(公告)号:CN218829090U

    公开(公告)日:2023-04-07

    申请号:CN202222211621.7

    申请日:2022-08-22

    IPC分类号: H02H7/26 H02H9/02

    摘要: 一种用于弱电压场景的开出通道电路系统,包括:控制单元、开出单元与自检单元,自检单元包括电压比较器与比较电路,电压比较器包括:输入电路端、第一基准电压端、第二基准电压端、输出电压端;比较电路包括:第一比较电路、第二比较电路与第三比较电路;控制单元的开出通道输出端口通过开出单元,与自检单元的输入电路端以及第一比较电路共连;第一基准电压端与第二基准电压端分别连接第二比较电路与第三比较电路;输出电压端连接控制单元的回读电路输入端口。本实用新型的电路结构简单,使用方便。

    一种识别开关量板卡类型的电路

    公开(公告)号:CN219202158U

    公开(公告)日:2023-06-16

    申请号:CN202222281533.4

    申请日:2022-08-29

    IPC分类号: G05B19/042

    摘要: 本实用新型提供了一种识别开关量板卡类型的电路,包括:板卡类型焊接单元、并行输入串行输出逻辑单元、MCU控制单元和恒压源;其中,所述板卡类型焊接单元包括8个输入电路,各输入电路的一端连接并行输入串行输出逻辑单元,另一端连接所述恒压源或接地;所述并行输入串行输出逻辑单元包括逻辑芯片,所述并行输入串行输出逻辑单元分别连接所述板卡类型焊接单元、所述MCU控制单元和所述恒压源;所述MCU控制单元分别连接所述并行输入串行输出逻辑单元和所述恒压源。本实用新型利用开关量板卡上自带的MCU芯片,通过外接逻辑芯片和输入电阻用于实现对开关量板卡的识别,构建的电路结构简单,节省识别中所需占用的MCU端口。