核电站仪控系统的变量强制和释放装置及方法

    公开(公告)号:CN105353671B

    公开(公告)日:2018-12-21

    申请号:CN201510674653.2

    申请日:2015-10-19

    IPC分类号: G05B19/042

    摘要: 为了解决现有技术中基于CPU架构的控制原理,直接应用到利用FPGA控制器中变量强制和释放的技术方案,存在的成本和系统复杂度等技术问题,本发明提供一种能够快速完成变量强制/释放、且不增加硬件成本的核电站仪控系统的变量强制和释放装置及方法;该装置包括:变量强制模块,变量释放模块,强制变量存储区域,MNET协议模块,逻辑运算模块;以及位于逻辑运算模块和强制变量存储区域之间的多路选择模块,多路选择模块用于将强制变量存储区域中的至少一种强制和/或释放变量通过并联信号的方式传输至逻辑运算模块。

    一种核电站全范围模拟机控制算法加速计算方法

    公开(公告)号:CN107220408A

    公开(公告)日:2017-09-29

    申请号:CN201710288273.4

    申请日:2017-04-27

    IPC分类号: G06F17/50 G09B9/00

    摘要: 本发明提供一种核电站全范围模拟机控制算法加速计算方法,所述方法包括:一、所述系统接收模型网关发来的数据并发送给N个下位机算法模拟机,周期为100ms~2s,发送的数据包括算法输入数据和/或加速指令标志,N≥1;二、下位机算法模拟机接收到数据后,解析当前数据,提取算法输入数据和/或加速指令标志;三、根据提取的数据,下位机算法模拟机判断是否存在加速指令标志,如果存在加速指令标志,下位机算法模拟机将加速指令返回至模拟网关进行确认;四、根据算法输入数据,下位机算法模拟机执行第一次算法逻辑,若存在加速指令标注,则执行步骤五,否则执行步骤六;五、下位机算法模拟机执行第二次算法逻辑;六、各下位机算法模拟机将算法结果发送到所述系统;七、所述系统将算法结果打包处理,并放入模型网关的输出数据区;八、结束本次算法。

    基于FPGA的仪控系统参数整定方法和装置

    公开(公告)号:CN107219839A

    公开(公告)日:2017-09-29

    申请号:CN201710195483.9

    申请日:2017-03-29

    IPC分类号: G05B23/02

    摘要: 本发明属于核电站仪控系统的技术领域,尤其涉及一种能够减少对FPGA资源开销的基于FPGA的仪控系统参数整定方法和装置;所述FPGA与上位机相连,所述方法包括:所述FPGA读取与FPGA相连的存储器中参数;如果读取所述存储器中参数成功,则所述FPGA逐个整定在线运行参数;如果所述逐个整定在线运行参数整定成功,则所述上位机根据读取的所述逐个整定在线运行参数,重新整理所述存储器中对应的参数,并重新向所述存储器中写入参数;因此,重新整理所述存储器中对应的参数是通过与所述FPGA相连的上位机完成,能够降低FPGA在参数整定过程中硬件的资源开销。

    一种核电站全范围模拟机控制算法加速计算方法

    公开(公告)号:CN107220408B

    公开(公告)日:2020-11-27

    申请号:CN201710288273.4

    申请日:2017-04-27

    IPC分类号: G06F30/20 G09B9/00

    摘要: 本发明提供一种核电站全范围模拟机控制算法加速计算方法,所述方法包括:一、所述系统接收模型网关发来的数据并发送给N个下位机算法模拟机,周期为100ms~2s,发送的数据包括算法输入数据和/或加速指令标志,N≥1;二、下位机算法模拟机接收到数据后,解析当前数据,提取算法输入数据和/或加速指令标志;三、根据提取的数据,下位机算法模拟机判断是否存在加速指令标志,如果存在加速指令标志,下位机算法模拟机将加速指令返回至模拟网关进行确认;四、根据算法输入数据,下位机算法模拟机执行第一次算法逻辑,若存在加速指令标注,则执行步骤五,否则执行步骤六;五、下位机算法模拟机执行第二次算法逻辑;六、各下位机算法模拟机将算法结果发送到所述系统;七、所述系统将算法结果打包处理,并放入模型网关的输出数据区;八、结束本次算法。

    仪控系统中的通信方法、仪控系统用通信装置及仪控系统

    公开(公告)号:CN106547260B

    公开(公告)日:2019-03-08

    申请号:CN201610943046.6

    申请日:2016-10-26

    IPC分类号: G05B19/418 G05B19/042

    摘要: 本发明属于核电站仪控系统的技术领域,尤其涉及一种仪控系统中的通信方法、仪控系统用通信装置及仪控系统;本发明实施例提供的通信方法包括:人机界面装置接收基于FPGA的控制器的数据过程,该接收数据过程包括:从至少一个所述基于FPGA的控制器中接收的第一类型数据,并且将所述第一类型数据和目的MAC地址、源MAC地址一起封装成以太网能够识别的第二类型数据;将所述第二类型数据发送至所述人机界面装置的数据端口,并将所述第二类型数据中的第一类型数据解析出来,并将解析出来的第一类型数据写入所述人机界面装置中的实时数据库单元;这样能够将仪控系统中大量数据,高精度地实现在基于FPGA的控制器和人机界面装置之间进行通信。