-
公开(公告)号:CN118612786A
公开(公告)日:2024-09-06
申请号:CN202410741601.1
申请日:2024-06-07
Applicant: 北京开源芯片研究院
IPC: H04W28/02 , H04W40/02 , H04W40/24 , H04L47/122 , H04L67/06
Abstract: 本发明实施例提供了一种报文传输方法及装置,该方法包括:在接收到第一报文的情况下,获取第二报文的报文传输路径,并获取所述第一报文的目的节点的坐标以及所述第二报文的目的节点的坐标,所述第二报文表征所述第一报文的上一个报文;确定所有节点中除所述第二报文的报文传输路径中的节点之外的节点为待选节点;获取每一个待选节点的报文拥堵信息;根据所述第一报文的目的节点的坐标、所述第二报文的目的节点的坐标以及每一个待选节点的报文拥堵信息,确定所述第一报文的报文传输路径。
-
公开(公告)号:CN118519912B
公开(公告)日:2025-05-23
申请号:CN202410741622.3
申请日:2024-06-07
Applicant: 北京开源芯片研究院
IPC: G06F11/3604 , G06F11/3668 , G06F11/34 , G06F11/22 , G06F12/0877
Abstract: 本申请公开了一种RNF的系统级验证系统、方法、装置、电子设备和存储介质,所述系统包括:VIP验证平台、各RNF和内存模块,所述VIP验证平台包括HNF和SNF;各所述RNF与所述HNF连接,所述HNF与所述SNF连接,所述SNF与所述内存模块连接;其中,各所述RNF均包括一个处理器核,所述内存模块用于放置测试程序。
-
公开(公告)号:CN118568049A
公开(公告)日:2024-08-30
申请号:CN202410741595.X
申请日:2024-06-07
Applicant: 北京开源芯片研究院
Abstract: 本申请公开了一种非一致性主节点,片上互联网络,数据处理方法及装置,涉及集成电路技术领域,该非一致性主节点包括:CHI,多个AXI,协议转换模块以及地址映射路由模块;多个AXI分别连接地址映射路由模块,每个AXI连接一个具有AXI的第二节点;CHI用于接收第一数据处理事务;协议转换模块连接CHI,用于得到AXI格式的第一数据处理事务;地址映射路由模块连接协议转换模块,用于从多个AXI中,确定AXI格式的第一数据处理事务对应的AXI;AXI用于将AXI格式的第一数据处理事务向其连接的第二节点发送,实现了单一非一致性主节点支持多路第二节点,简化了系统架构,减少了设计复杂性和硬件资源消耗。
-
公开(公告)号:CN118519923A
公开(公告)日:2024-08-20
申请号:CN202410741615.3
申请日:2024-06-07
Applicant: 北京开源芯片研究院
IPC: G06F12/0806 , G06F9/46 , G06F15/78
Abstract: 本申请实施例公开了一种缓存一致性处理方法、装置、电子设备及存储介质,该方法应用于三级缓存控制器,包括:在基于第一CPU核针对第一地址的第一请求事务产生探听过滤器的第一替换事务时,将探听过滤器中的替换条目存储至无效队列中,并向各CPU核发出针对替换条目的无效事务;在无效事务未处理完成的情况下,若接收到第二CPU核发送的针对第二地址的第二请求事务,在第二请求事务在探听过滤器中未命中且在所述无效队列中命中所述替换条目时,向每个CPU核进行探听,并从所述CPU核内缓存获取目标数据,将所述目标数据返回至所述第二CPU核。本申请实施例可以在遵循MESI协议的情况下提高多处理器系统的效率,提升系统性能。
-
公开(公告)号:CN118760553A
公开(公告)日:2024-10-11
申请号:CN202410739313.2
申请日:2024-06-07
Applicant: 北京开源芯片研究院
Abstract: 本申请公开了一种UVM验证平台及验证方法,该验证方法应用于UVM验证平台,UVM验证平台与待测设备连接,该验证方法包括:根据第一预设间隔时间范围随机生成信用测试激励;根据第二预设间隔时间范围或预设间隔时间生成与所述信用测试激励数量相等的流量控制单元测试激励;根据所述信用测试激励和所述流量控制单元测试激励对所述待测设备对外发送流量控制单元的功能进行验证。其中,通过改变第一预设间隔时间范围和第二预设间隔时间范围,可以改变信用测试激励和流量控制单元测试激励的生成速率,进而模拟实际发送流量控制单元过程中信用与流量控制单元之间的多种状态,提高了对待测设备对外发送流量控制单元的功能验证的覆盖率。
-
公开(公告)号:CN118656342A
公开(公告)日:2024-09-17
申请号:CN202410741604.5
申请日:2024-06-07
Applicant: 北京开源芯片研究院
IPC: G06F15/78 , G06F9/54 , G06F12/0877
Abstract: 缓存方法、装置、电子设备及可读存储介质,涉及计算机技术领域。缓存方法应用于一致性基节点,一致性基节点通过互连网络分别与主节点和从节点连接,一致性基节点包括末级缓存和状态保持寄存器,末级缓存包括本地标签和数据存储器,缓存方法包括:接收一个或多个主节点发送的多个请求;根据多个请求,确定目标请求,目标请求包括目标地址;根据目标地址,在本地标签以及状态保持寄存器中查询目标地址对应的缓存行状态,并根据缓冲行状态,确定命中结果;根据目标请求以及命中结果,确定缓存事务,并发送缓存事务的请求至执行模块,以使执行模块执行缓存事务,执行模块位于一致性基节点、主节点和/或从节点中。
-
公开(公告)号:CN118474096A
公开(公告)日:2024-08-09
申请号:CN202410742951.X
申请日:2024-06-07
Applicant: 北京开源芯片研究院
IPC: H04L67/06 , H04L67/1008 , H04L45/02 , H04L47/125
Abstract: 本发明实施例提供了一种报文传输方法、系统、电子设备及可读存储介质。该方法包括:接收第一信号,并将发送所述第一信号的节点确定为过载节点;所述第一信号为节点在接收到的报文数量不小于所述节点对应的第一数量阈值的情况下发送的;响应于待传输报文的传输请求,在所述传输网络中为所述待传输报文生成目标传输路径,并使得所述待传输报文按照所述目标传输路径进行传输;所述目标传输路径所包含的过载节点的数量不大于目标数量阈值。保证待传输报文的传输效率,避免了网络拥堵所导致的报文传输效率较低的问题。
-
公开(公告)号:CN118760553B
公开(公告)日:2025-03-25
申请号:CN202410739313.2
申请日:2024-06-07
Applicant: 北京开源芯片研究院
Abstract: 本申请公开了一种UVM验证平台及验证方法,该验证方法应用于UVM验证平台,UVM验证平台与待测设备连接,该验证方法包括:根据第一预设间隔时间范围随机生成信用测试激励;根据第二预设间隔时间范围或预设间隔时间生成与所述信用测试激励数量相等的流量控制单元测试激励;根据所述信用测试激励和所述流量控制单元测试激励对所述待测设备对外发送流量控制单元的功能进行验证。其中,通过改变第一预设间隔时间范围和第二预设间隔时间范围,可以改变信用测试激励和流量控制单元测试激励的生成速率,进而模拟实际发送流量控制单元过程中信用与流量控制单元之间的多种状态,提高了对待测设备对外发送流量控制单元的功能验证的覆盖率。
-
公开(公告)号:CN118656342B
公开(公告)日:2025-03-11
申请号:CN202410741604.5
申请日:2024-06-07
Applicant: 北京开源芯片研究院
IPC: G06F15/78 , G06F9/54 , G06F12/0877
Abstract: 缓存方法、装置、电子设备及可读存储介质,涉及计算机技术领域。缓存方法应用于一致性基节点,一致性基节点通过互连网络分别与主节点和从节点连接,一致性基节点包括末级缓存和状态保持寄存器,末级缓存包括本地标签和数据存储器,缓存方法包括:接收一个或多个主节点发送的多个请求;根据多个请求,确定目标请求,目标请求包括目标地址;根据目标地址,在本地标签以及状态保持寄存器中查询目标地址对应的缓存行状态,并根据缓冲行状态,确定命中结果;根据目标请求以及命中结果,确定缓存事务,并发送缓存事务的请求至执行模块,以使执行模块执行缓存事务,执行模块位于一致性基节点、主节点和/或从节点中。
-
公开(公告)号:CN118568049B
公开(公告)日:2025-01-17
申请号:CN202410741595.X
申请日:2024-06-07
Applicant: 北京开源芯片研究院
Abstract: 本申请公开了一种非一致性主节点,片上互联网络,数据处理方法及装置,涉及集成电路技术领域,该非一致性主节点包括:CHI,多个AXI,协议转换模块以及地址映射路由模块;多个AXI分别连接地址映射路由模块,每个AXI连接一个具有AXI的第二节点;CHI用于接收第一数据处理事务;协议转换模块连接CHI,用于得到AXI格式的第一数据处理事务;地址映射路由模块连接协议转换模块,用于从多个AXI中,确定AXI格式的第一数据处理事务对应的AXI;AXI用于将AXI格式的第一数据处理事务向其连接的第二节点发送,实现了单一非一致性主节点支持多路第二节点,简化了系统架构,减少了设计复杂性和硬件资源消耗。
-
-
-
-
-
-
-
-
-