一种用于噪声环境试验的声谱控制系统及方法

    公开(公告)号:CN106788471A

    公开(公告)日:2017-05-31

    申请号:CN201611091820.1

    申请日:2016-12-01

    IPC分类号: H04B1/00 G01H17/00

    CPC分类号: H04B1/005 G01H17/00

    摘要: 本发明涉及一种用于噪声环境试验的声谱控制方法,包括:根据预设采样频率采集噪声信号,并根据所述信号得到驱动信号;根据预设采样频率采集噪声环境的响应信号,并根据所述响应信号确定所述噪声环境当前的声压级谱;根据所述声压级谱以及参考声压级谱的对比结果,调整并输出所述驱动信号,以使当前的声压级谱逐渐逼近所述参考声压级谱。本发明可实现低成本、高精度和实时控制能力强大的噪声声谱数字控制,利用滤波器方法可对噪声信号进行实时的声压级谱分析,并利用滤波器增益来调整驱动信号,在过程中实现对不同1/3倍频程声压级谱的精确控制。

    一种用于噪声环境试验的声谱控制系统及方法

    公开(公告)号:CN106788471B

    公开(公告)日:2019-05-07

    申请号:CN201611091820.1

    申请日:2016-12-01

    IPC分类号: H04B1/00 G01H17/00

    摘要: 本发明涉及一种用于噪声环境试验的声谱控制方法,包括:根据预设采样频率采集噪声信号,并根据所述信号得到驱动信号;根据预设采样频率采集噪声环境的响应信号,并根据所述响应信号确定所述噪声环境当前的声压级谱;根据所述声压级谱以及参考声压级谱的对比结果,调整并输出所述驱动信号,以使当前的声压级谱逐渐逼近所述参考声压级谱。本发明可实现低成本、高精度和实时控制能力强大的噪声声谱数字控制,利用滤波器方法可对噪声信号进行实时的声压级谱分析,并利用滤波器增益来调整驱动信号,在过程中实现对不同1/3倍频程声压级谱的精确控制。

    一种多维振动控制器
    3.
    发明公开

    公开(公告)号:CN116560270A

    公开(公告)日:2023-08-08

    申请号:CN202310513953.7

    申请日:2023-05-09

    IPC分类号: G05B19/042

    摘要: 本发明提出了一种多维振动控制器,其基于PXIExpress总线架构,包括上位机和下位机,所述下位机包括PXIe总线机箱、X86控制器、多个AD信号采集板以及多个DA信号输出板,x86控制器用于振动控制算法的实时计算、时域数据存储以及PXIe总线的通信控制,多个AD信号采集板和多个DA信号输出板作为PXIe系统的外设板,每个外设板中均包含有对应的模数/数模转换电路。所述的振动控制算法包括MIMO系统辨识与可控性评估、MIMO谱矩阵正定性检查、自由度控制策略、驱动修正方法和谱矩阵迭代控制算法,可以实现控制点布置与驱动点布置的解耦,可根据自身需求调整控制策略以及增加了系统可控性的评价手段。

    一种基于多核SoC处理器的振动控制器

    公开(公告)号:CN108303935A

    公开(公告)日:2018-07-20

    申请号:CN201810307792.5

    申请日:2018-04-08

    IPC分类号: G05B19/042 G05D19/02

    摘要: 本发明涉及一种基于多核SoC处理器的振动控制器,所述多核SoC处理器为DM8148处理器,包括:FPGA逻辑、ADC模拟通道输入、DAC模拟通道输出、数字IO接口、USB2.0主机接口、千兆以太网接口、HDMI显示接口,其中,数字IO接口通过3.3V至5V双向电压转换与FPGA逻辑交互,FPGA逻辑接收来自ADC模拟通道输入的模拟信号,FPGA逻辑通过DAC模拟通道输出发送模拟信号,所述FPGA逻辑还分别与EPCS64程序存储、64MByte SDRAM交互,所述FPGA逻辑与DM8148处理器交互,并通过NAND接口传输数据到程序存储器。所述振动控制器可提供高性能实时计算和方便的软件扩展能力、千兆以太网通信接口实现远距离通信且内置大容量SSD磁盘用于存储采集的时域信号用于试验处理和分析。

    一种基于多核SoC处理器的振动控制器

    公开(公告)号:CN208110323U

    公开(公告)日:2018-11-16

    申请号:CN201820491003.3

    申请日:2018-04-08

    IPC分类号: G05B19/042 G05D19/02

    摘要: 本实用新型涉及一种基于多核SoC处理器的振动控制器,所述多核SoC处理器为DM8148处理器,包括:FPGA逻辑、ADC模拟通道输入、DAC模拟通道输出、数字IO接口、USB2.0主机接口、千兆以太网接口、HDMI显示接口,其中,数字IO接口通过3.3V至5V双向电压转换与FPGA逻辑交互,FPGA逻辑接收来自ADC模拟通道输入的模拟信号,FPGA逻辑通过DAC模拟通道输出发送模拟信号,所述FPGA逻辑还分别与EPCS64程序存储、64MByte SDRAM交互,所述FPGA逻辑与DM8148处理器交互,并通过NAND接口传输数据到程序存储器。所述振动控制器可提供高性能实时计算和方便的软件扩展能力、千兆以太网通信接口实现远距离通信且内置大容量SSD磁盘用于存储采集的时域信号用于试验处理和分析。(ESM)同样的发明创造已同日申请发明专利

    一种多维振动控制器
    6.
    实用新型

    公开(公告)号:CN220933362U

    公开(公告)日:2024-05-10

    申请号:CN202321092637.9

    申请日:2023-05-09

    IPC分类号: G05B19/042

    摘要: 本实用新型提出了一种多维振动控制器,其基于PXIExpress总线架构,包括上位机和下位机,所述下位机包括PXIe总线机箱、X86控制器、多个AD信号采集板以及多个DA信号输出板,x86控制器用于振动控制算法的实时计算、时域数据存储以及PXIe总线的通信控制,多个AD信号采集板和多个DA信号输出板作为PXIe系统的外设板,每个外设板中均包含有对应的模数/数模转换电路。其能实现模拟信号输入输出、实时控制计算、时域数据存储、数据上传等功能。