-
公开(公告)号:CN117851317A
公开(公告)日:2024-04-09
申请号:CN202410214507.0
申请日:2024-02-27
申请人: 北京控制工程研究所
摘要: 本发明涉及航空航天技术领域,特别涉及一种基于FACE的抽象平台和IO设备模型实现方法。平台包括:操作系统层、IO服务层、传输服务层、特定平台服务层和可移植组件层;操作系统层包括系统服务模块和IO管理模块;IO管理模块用于提供IO驱动;IO服务层利用对应IO驱动从对应IO设备采集硬件数据,在分析出目标接口和将硬件数据转换为目标数据后,发送给特定平台服务层;特定平台服务层用于将目标数据发送至可移植组件层;可移植组件层用于利用目标数据实现目标可移植应用后,将结果发送至外部的计算机系统。本方案为各种类、各厂家的IO设备管理提供了抽象平台,可以实现跨平台IO服务,极大地提高了通用性和可扩展性。
-
公开(公告)号:CN117437970A
公开(公告)日:2024-01-23
申请号:CN202311539321.4
申请日:2023-11-17
申请人: 北京控制工程研究所
摘要: 本发明涉及抗辐射集成电路技术领域,特别涉及一种具有存储器空间单粒子翻转检测能力的星载计算机系统。系统包括:处理器、总线、存储器、存储器接口控制器、纠检错模块和检测模块;存储器包含若干个存储字,每一个存储字含有若干个存储位和若干个校验位;检测模块用于根据存储器在当前检测周期中发生单存储位错变的存储字的数量,调整下一个检测周期的时长,并在各检测周期通过总线、存储器接口控制器和纠检错模块对存储器进行空间单粒子翻转检测和纠正;纠检错模块通过存储器接口控制器与存储器连接,纠检错模块用于对每一个存储字中的单存储位错变进行检测和纠正。本方案不仅不占用处理器的运算资源,还可以自适应地调整检测周期的时长。
-
公开(公告)号:CN117421144A
公开(公告)日:2024-01-19
申请号:CN202311583814.8
申请日:2023-11-24
申请人: 北京控制工程研究所
摘要: 本发明涉及处理器可靠性设计技术领域,特别涉及一种具有故障检测与恢复功能的双核锁步处理器系统。系统包括:主处理器、从处理器、故障检测与恢复模块、输出缓存和状态信息缓存;主处理器设置有第一状态读取部件和第一恢复部件,从处理器设置有第二状态读取部件和第二恢复部件;状态读取部件用于在每一个时钟周期读取对应处理器内所有存储部件的状态信息并发送至故障检测与恢复模块,故障检测与恢复模块用于对输出信息和状态信息进行比对确定是否故障;恢复部件用于在故障时,控制对应处理器复位,并将故障检测与恢复模块发来的目标状态信息恢复至对应处理器。本方案能够实现处理器所有部件状态的完全恢复,且可以提高故障恢复功能的可靠性。
-
公开(公告)号:CN117764015A
公开(公告)日:2024-03-26
申请号:CN202311574858.4
申请日:2023-11-23
申请人: 北京控制工程研究所
IPC分类号: G06F30/367 , G06F115/12
摘要: 本发明涉及高速信号完整性设计技术领域,特别涉及一种基于总线板的星上计算机接口电路信号完整性分析方法。方法包括:分别对两个连接器进行3D建模,以分别对每一个连接器进行频率响应仿真分析,得到两个连接器的反射参数;对两个子卡的传输线路分别进行反射参数提取;对总线板的传输线路进行反射参数提取;基于两个子卡的传输线路的反射参数、总线板的传输线路的反射参数以及两个连接器的反射参数,对整体链路进行仿真拓扑,以对整体链路进行系统级模拟,得到整体链路的传输特性曲线,以进一步根据传输特性曲线进行信号完整性分析,那么可以在设计初期发现并解决信号完整性问题,缩短开发周期,降低开发成本。
-
-
-