一种准循环LDPC码型及其深度重叠译码器实现方法

    公开(公告)号:CN118174738A

    公开(公告)日:2024-06-11

    申请号:CN202410112086.0

    申请日:2024-01-26

    IPC分类号: H03M13/11 H04L1/00

    摘要: 本发明公开的一种准循环LDPC码型及其深度重叠译码器实现方法,属于通信信道编译码技术领域。本发明实现方法为:通过调整准循环LDPC码的校验矩阵结构,将校验矩阵分解为相同大小和形状的子矩阵,通过重新排列构造具有1元素等间隔分布特征的准循环LDPC码型。均匀分布的1元素使得其所在的子矩阵之间存在更大的重叠深度,进而能够最大限度地利用准循环LDPC码的循环移位特征来提高并行译码的速度以及节省硬件资源。为充分利用所构造的准循环LDPC码型的特点,基于移位寄存器和重叠译码调度实现准循环LDPC高并行译码器,能够在硬件资源开销几乎不变的前提下,降低校验节点更新模块和变量节点更新模块之间的译码等待时延,显著提高通信系统的译码吞吐量。

    一种基于O&M算法的高速时域并行定时同步方法

    公开(公告)号:CN114938255B

    公开(公告)日:2024-07-12

    申请号:CN202210398054.2

    申请日:2022-04-12

    IPC分类号: H04J3/02 H04J3/06 H04B10/90

    摘要: 本发明公开的一种基于O&M算法的高速时域并行定时同步方法,属于太赫兹通信技术领域。本发明实现方法为:对输出数据进行定时误差估计,通过对FIFO缓存数据的读取索引控制完成定时频偏校正;此外,将匹配滤波器的系数预置到只读存储器当中,在进行匹配滤波时只需根据反馈回来的定时相位误差计算出相应滤波器系数的地址,进而读取匹配滤波器系数,通过改变匹配滤波时的匹配滤波器系数完成定时相位误差校正;在定时频偏校正和定时相位误差校正基础上,实现太赫兹通信系统时域并行定时同步。本发明能够省去FFT与IFFT的计算,提高接收信号信噪比,解决传统的串行定时同步方式因逻辑器件时钟频率的制约而解调速率受限的问题。

    一种基于O&M算法的高速时域并行定时同步方法

    公开(公告)号:CN114938255A

    公开(公告)日:2022-08-23

    申请号:CN202210398054.2

    申请日:2022-04-12

    IPC分类号: H04J3/02 H04J3/06 H04B10/90

    摘要: 本发明公开的一种基于O&M算法的高速时域并行定时同步方法,属于太赫兹通信技术领域。本发明实现方法为:对输出数据进行定时误差估计,通过对FIFO缓存数据的读取索引控制完成定时频偏校正;此外,将匹配滤波器的系数预置到只读存储器当中,在进行匹配滤波时只需根据反馈回来的定时相位误差计算出相应滤波器系数的地址,进而读取匹配滤波器系数,通过改变匹配滤波时的匹配滤波器系数完成定时相位误差校正;在定时频偏校正和定时相位误差校正基础上,实现太赫兹通信系统时域并行定时同步。本发明能够省去FFT与IFFT的计算,提高接收信号信噪比,解决传统的串行定时同步方式因逻辑器件时钟频率的制约而解调速率受限的问题。