一种复杂电路系统通用总线

    公开(公告)号:CN100498754C

    公开(公告)日:2009-06-10

    申请号:CN200710118291.4

    申请日:2007-07-04

    Abstract: 本发明涉及一种复杂电路系统通用总线,其特征在于:它包括系统主机、系统总线、数字模块电路接口、系统数字模块电路和系统模拟模块电路;系统总线包括数字并行系统总线和模拟并行系统总线,它们分为控制总线、地址总线和数据总线,总线系统的一端连接一拨断开关,主机连接拨断开关的另一端,系统主机的数字端通过拨断开关连接到数字并行总线另一端的数字模块电路接口一端,数字模块电路接口另一端通过数字并行总线连接到系统数字模块电路;系统主机的模拟端通过拨断开关连接模拟并行总线另一端的系统模拟模块电路。本发明提供了一种通用总线系统,大大降低了评估系统的设计周期,提高了评估速度,技术也比较简单。本发明可广泛应用于复杂电路的评估测试系统。

    一种嵌入式传感网络终端评估系统及方法

    公开(公告)号:CN101146002B

    公开(公告)日:2010-07-14

    申请号:CN200710119593.3

    申请日:2007-07-26

    Abstract: 本发明涉及一种嵌入式传感网络终端评估系统及方法,它包括32-bit嵌入式核心系统,传感器信号调理电路模块、传感器模拟信号源和传感器网络终端传输总线接口模块中的一块或一块以上的组合;传感器信号调理电路模块包括开关量调理电路和增益调整电路,传感器网络终端传输总线接口模块包括数字量传感器接口、开关量传感器接口、模拟量传感器接口、本地通讯接口以及网络通信接口。嵌入式传感网络终端评估方法包括对嵌入式核心系统的评估方法、对传感器信号采集与处理的评估方法以及对本地通讯接口和网络通信接口的评估方法。在芯片制造前,本发明可根据设计的需要对硬件和软件进行合理的配置和调整,提高了系统设计的成功率。本发明可广泛应用于信息技术领域。

    一种嵌入式传感网络终端评估系统及方法

    公开(公告)号:CN101146002A

    公开(公告)日:2008-03-19

    申请号:CN200710119593.3

    申请日:2007-07-26

    Abstract: 本发明涉及一种嵌入式传感网络终端评估系统及方法,它包括32-bit嵌入式核心系统,传感器信号调理电路模块、传感器模拟信号源和传感器网络终端传输总线接口模块中的一块或一块以上的组合;传感器信号调理电路模块包括开关量调理电路和增益调整电路,传感器网络终端传输总线接口模块包括数字量传感器接口、开关量传感器接口、模拟量传感器接口、本地通讯接口以及网络通信接口。嵌入式传感网络终端评估方法包括对嵌入式核心系统的评估方法、对传感器信号采集与处理的评估方法以及对本地通讯接口和网络通信接口的评估方法。在芯片制造前,本发明可根据设计的需要对硬件和软件进行合理的配置和调整,提高了系统设计的成功率。本发明可广泛应用于信息技术领域。

    一种复杂电路系统通用总线

    公开(公告)号:CN101082895A

    公开(公告)日:2007-12-05

    申请号:CN200710118291.4

    申请日:2007-07-04

    Abstract: 本发明涉及一种复杂电路系统通用总线,其特征在于:它包括系统主机、系统总线、数字模块电路接口、系统数字模块电路和系统模拟模块电路;系统总线包括数字并行系统总线和模拟并行系统总线,它们分为控制总线、地址总线和数据总线,总线系统的一端连接一拨断开关,主机连接拨断开关的另一端,系统主机的数字端通过拨断开关连接到数字并行总线另一端的数字模块电路接口一端,数字模块电路接口另一端通过数字并行总线连接到系统数字模块电路;系统主机的模拟端通过拨断开关连接模拟并行总线另一端的系统模拟模块电路。本发明提供了一种通用总线系统,大大降低了评估系统的设计周期,提高了评估速度,技术也比较简单。本发明可广泛应用于复杂电路的评估测试系统。

    一种8-bit单CPU的SoC多功能评估系统及方法

    公开(公告)号:CN101101611A

    公开(公告)日:2008-01-09

    申请号:CN200710099329.8

    申请日:2007-05-16

    Abstract: 本发明涉及一种8-bit单CPU的SoC多功能评估系统,其特征在于:它包括FPGA系统板和供电电源模块,所述FPGA系统板上预置有插设FPGA的插座和若干功能模块的接口;所述FPGA插座插接有FPGA芯片,所述接口对应插接有显示模块、键盘模块、存储器模块、通信接口模块、网络接口模块、通用接口模块和应用系统总线模块中的一块或一块以上,所述供电电源模块分别连接FPGA系统板和所述功能模块。本发明能在SoC芯片制造前实现软件与硬件的整体评估,因此,可以极大的提高系统设计和芯片制造的成功率,同时,还可以极大的缩短应用系统的设计周期,降低系统成本。本发明可以广泛用于8-bit单CPU的SoC评估中。

Patent Agency Ranking