图像数据处理方法及相关装置
    1.
    发明公开

    公开(公告)号:CN117729427A

    公开(公告)日:2024-03-19

    申请号:CN202311603656.8

    申请日:2023-11-27

    发明人: 楼晨风 刘光辉

    摘要: 一种图像数据处理方法及相关装置,该方法包括:接收第一画面对应的多个像素块,并根据多个像素块中每个像素块的分辨率,分区存储多个像素块;其中,多个像素块包括第一区域对应的至少一个第一像素块和第二区域对应的至少一个第二像素块,第一区域和第二区域为第一画面中不重叠的两个区域,一个第二像素块的分辨率大于一个第一像素块的分辨率,多个像素块以第一像素块的尺寸为一个子区域形成第一画面,第一画面包括M行像素块,每一行像素块包括N个子区域,第一画面中至少存在一行像素块包括第一像素块和第二像素块,M为大于或等于1的整数,N为大于或等于2的整数。本方法使得相机能按需降低拍摄的分辨率,从源头节约计算资源和存储资源。

    存储芯片、存储设备及其访问方法

    公开(公告)号:CN116097233A

    公开(公告)日:2023-05-09

    申请号:CN202080104318.8

    申请日:2020-11-27

    IPC分类号: G06F13/16

    摘要: 本申请提供一种存储芯片、存储设备及其访问方法,能够解决存储设备在总容量不变的情况下,单介质颗粒的容量增加时,存储器的访问性能下降的问题,从而提高存储器的访问速率。该存储芯片的控制器可以基于存储通道和闪存介质的数量关系,确定访问闪存介质的访问模式。若访问闪存介质的访问模式为宽口模式,如存储通道的数量大于闪存介质的数量时,控制器可以将多个存储通道中的部分或全部合并,使合并后的第一通道中包括至少一个关联存储通道,并通过合并后的第一通道访问闪存介质,经过存储通道的合并可以增加相应的闪存介质可使用的存储通道的数据线位宽,从而提升该存储芯片的读写性能,进而提升存储器的访问效率。

    存储数据访问方法及相关的控制器、设备、主机和系统

    公开(公告)号:CN105353989B

    公开(公告)日:2018-12-28

    申请号:CN201510800479.1

    申请日:2015-11-19

    IPC分类号: G06F3/06

    摘要: 本发明实施例提供了一种用于访问存储在存储设备中数据的方法、存储控制器、主机、存储设备和系统,该方法包括:接收第一地址以及指示地址类型的标识信息;当标识信息指示为逻辑地址类型时,将第一地址转换为第一物理地址,访问存储设备中对应的至少一个闪存颗粒;当标识信息指示为物理地址类型时,直接访问存储设备中对应的至少一个闪存颗粒。本发明实施例中,在访问存储设备时,根据标识信息判断访问的地址类型。若为逻辑地址,存储控制器将逻辑地址映射为物理地址并进行访问;若为物理地址,直接访问主机发送的物理地址。这样,存储设备的存储控制器不需要进行额外的操作,提高主机访问存储设备的速度。

    一种对多处理器系统进行工作模式配置的方法和装置

    公开(公告)号:CN103246634B

    公开(公告)日:2017-02-08

    申请号:CN201310150449.1

    申请日:2013-04-26

    IPC分类号: G06F15/177

    摘要: 本发明公开了一种对多处理器系统进行工作模式配置的方法和装置,涉及计算机领域,无需预先对多个单板上的处理器进行连接配置,提升了系统的灵活性。一种对多处理器系统进行工作模式配置的方法,包括:在当前单板插入背板的槽位后,检测背板上是否存在关联单板;当存在关联单板时,检测关联单板是否处于独立工作状态;当关联单板未处于独立工作状态时,当前单板按照从属工作模式进行上电,以便与关联单板协同工作;当不存在关联单板时,在预定的检测时间内检测除所述主控板的槽位外,背板的其他槽位是否有单板插入;当检测到有单板插入时,所述当前单板按照主控工作模式进行上电,以便与其他槽位的单板协同工作。本发明用于多处理器系统。

    存储数据访问方法及相关的控制器、设备、主机和系统

    公开(公告)号:CN105353989A

    公开(公告)日:2016-02-24

    申请号:CN201510800479.1

    申请日:2015-11-19

    IPC分类号: G06F3/06

    摘要: 本发明实施例提供了一种用于访问存储在存储设备中数据的方法、存储控制器、主机、存储设备和系统,该方法包括:接收第一地址以及指示地址类型的标识信息;当标识信息指示为逻辑地址类型时,将第一地址转换为第一物理地址,访问存储设备中对应的至少一个闪存颗粒;当标识信息指示为物理地址类型时,直接访问存储设备中对应的至少一个闪存颗粒。本发明实施例中,在访问存储设备时,根据标识信息判断访问的地址类型。若为逻辑地址,存储控制器将逻辑地址映射为物理地址并进行访问;若为物理地址,直接访问主机发送的物理地址。这样,存储设备的存储控制器不需要进行额外的操作,提高主机访问存储设备的速度。

    存储芯片、存储设备及其访问方法

    公开(公告)号:CN116097233A8

    公开(公告)日:2023-06-16

    申请号:CN202080104318.8

    申请日:2020-11-27

    IPC分类号: G06F13/16

    摘要: 本申请提供一种存储芯片、存储设备及其访问方法,能够解决存储设备在总容量不变的情况下,单介质颗粒的容量增加时,存储器的访问性能下降的问题,从而提高存储器的访问速率。该存储芯片的控制器可以基于存储通道和闪存介质的数量关系,确定访问闪存介质的访问模式。若访问闪存介质的访问模式为宽口模式,如存储通道的数量大于闪存介质的数量时,控制器可以将多个存储通道中的部分或全部合并,使合并后的第一通道中包括至少一个关联存储通道,并通过合并后的第一通道访问闪存介质,经过存储通道的合并可以增加相应的闪存介质可使用的存储通道的数据线位宽,从而提升该存储芯片的读写性能,进而提升存储器的访问效率。

    独立于MCH的Fabric交换板和微型电信计算架构系统

    公开(公告)号:CN101741711A

    公开(公告)日:2010-06-16

    申请号:CN200810226165.5

    申请日:2008-11-14

    IPC分类号: H04L12/56 H04M7/00

    摘要: 本发明实施例公开了一种独立于MCH的Fabric交换板和微型电信计算架构系统,所述Fabric交换板包括:Fabric交换模块,通过背板与AMC卡的Fabric接口连接;电源接口,与MicroTCA系统的电源模块相连接;MMC,通过背板与MCH的MCMC连接。本发明实施例还提供了一种微型电信计算架构系统的背板。本发明实施例提供的独立于MCH的Fabric交换板和MicroTCA系统,降低了MCH的走线密度和单板工艺,同时由于Fabric交换板的端口数量配置灵活,端口和走线空间受限少。

    一种响应用户访问请求的方法、装置和存储设备

    公开(公告)号:CN116097682A8

    公开(公告)日:2023-07-21

    申请号:CN202080104380.7

    申请日:2020-09-29

    发明人: 裘来彬 刘光辉

    IPC分类号: H04W8/18

    摘要: 本申请实施例公开了一种响应用户访问请求的方法、装置和存储设备,涉及计算机技术领域,改善了现有技术中因关键访问请求被阻塞造成慢卡顿的问题,提升了用户体验。具体方案为:存储设备接收来自处理器的多个访问请求;多个访问请求包括关键访问请求,关键访问请求为导致用户界面UI线程同步等待的访问请求,关键访问请求中包括第一标识,多个访问请求中除关键访问请求以外的访问请求中包括第二标识,第一标识的优先级高于第二标识的优先级;存储设备基于第一标识,优先响应关键访问请求。

    一种响应用户访问请求的方法、装置和存储设备

    公开(公告)号:CN116097682A

    公开(公告)日:2023-05-09

    申请号:CN202080104380.7

    申请日:2020-09-29

    发明人: 裘来彬 刘光辉

    IPC分类号: H04W8/18

    摘要: 本申请实施例公开了一种响应用户访问请求的方法、装置和存储设备,涉及计算机技术领域,改善了现有技术中因关键访问请求被阻塞造成慢卡顿的问题,提升了用户体验。具体方案为:存储设备接收来自处理器的多个访问请求;多个访问请求包括关键访问请求,关键访问请求为导致用户界面UI线程同步等待的访问请求,关键访问请求中包括第一标识,多个访问请求中除关键访问请求以外的访问请求中包括第二标识,第一标识的优先级高于第二标识的优先级;存储设备基于第一标识,优先响应关键访问请求。

    复位装置
    10.
    发明公开

    公开(公告)号:CN102204099A

    公开(公告)日:2011-09-28

    申请号:CN201180000668.0

    申请日:2011-04-13

    发明人: 韩睿谱 刘光辉

    IPC分类号: H03K17/22

    CPC分类号: G06F1/24

    摘要: 本发明实施例涉及一种复位装置,包括:同步处理模块、时钟检测模块和信号产生模块。同步处理模块对获取的外部复位信号和主时钟信号进行同步处理,生成同步复位信号并传送给信号产生模块;时钟检测模块采用获取的辅助时钟信号对获取的主时钟信号进行检测,当主时钟信号异常时,生成主时钟异常指示信号并传送给信号产生模块。信号产生模块,根据所述同步复位信号和所述主时钟异常指示信号,生成内部复位信号并输出。采用本发明提供的复位装置,当主时钟丢失时,仍然能够正确产生内部复位信号,从而使得该电子设备能够正确复位。