-
公开(公告)号:CN105843677B
公开(公告)日:2019-06-07
申请号:CN201510644192.4
申请日:2015-10-08
申请人: 富士施乐株式会社
发明人: 大久保宏
CPC分类号: G06F9/44505 , G06F1/24 , G06F9/541 , G06F9/545 , G06F15/163
摘要: 本发明公开了一种电子装置、控制装置以及控制方法,该电子装置包括第一控制器、第二控制器以及多个装置,所述第一控制器执行第一操作系统,所述第二控制器执行第二操作系统,所述多个装置由所述第二控制器控制,所述第一控制器包括第一转换单元、命令写入单元、状态读取单元、第二转换单元、状态废弃单元、以及重置单元。
-
公开(公告)号:CN109407808A
公开(公告)日:2019-03-01
申请号:CN201811295648.0
申请日:2018-11-01
申请人: 杭州绝策科技有限公司
IPC分类号: G06F1/24 , G06F9/4401
CPC分类号: G06F1/24 , G06F9/4418
摘要: 本发明公开了一种适用于树莓派的唤醒电路,其包括:唤醒信号输入单元和延时触发单元,唤醒信号输入单元具有四路或门供四路唤醒信号输入,当外部唤醒信号为高电平信号时,唤醒信号输入单元导通输出低电平的反向唤醒信号至延时触发单元,当反向唤醒信号为低电平信号时,延时触发单元向树莓派开关控制引脚输出3.3V的高电平信号并保持一预设时长以唤醒树莓派开机。本发明实现了车载终端的多信号唤醒,满足了用户在不同应用场景下的开机需求,而且提高了树莓派唤醒功能的可靠性。
-
公开(公告)号:CN109144212A
公开(公告)日:2019-01-04
申请号:CN201710467203.5
申请日:2017-06-19
申请人: 佛山市顺德区美的电热电器制造有限公司
IPC分类号: G06F1/24
CPC分类号: G06F1/24
摘要: 本发明公开了一种电烹饪设备及其复位控制方法,所述方法包括以下步骤:控制所述电烹饪设备进行烹饪,并获取所述电烹饪设备的当前状态信息;存储所述电烹饪设备的当前状态信息;判断是否获取到清零信号;如果获取到所述清零信号,则将存储的所述电烹饪设备的当前状态信息清零。通过在烹饪设备存储当前状态信息后,判断获取到清零信号,则根据清零信号将存储的当前状态信息清零,由此,该方法能够对记忆的状态信息进行清除,恢复出厂前的状态,从而释放存储空间,同时防止电烹饪设备因状态信息误读取异常运行,提升了电烹饪设备的品质。
-
公开(公告)号:CN108762971A
公开(公告)日:2018-11-06
申请号:CN201810603365.1
申请日:2018-06-12
申请人: 烽火通信科技股份有限公司
发明人: 刘丽
CPC分类号: G06F11/0757 , G06F1/24
摘要: 本发明公开了一种看门狗电路的实现方法及系统,涉及嵌入式系统设计领域。该方法的步骤包括:S1:CPLD判断是否在喂狗周期内,收到系统的CPU发送的高低电平的变换信号,若是,转到S2,否则转到S3;S2:CPLD向看门狗芯片发送喂狗信号,喂狗信号的发送频率与看门狗芯片匹配;S3:CPLD向看门狗芯片发送工作异常信号,看门狗芯片收到工作异常信号后,向CPLD返回复位信号;CPLD将复位信号返回给系统的CPU。本发明在看门狗电路工作时,能够降低系统的开销和发生异常复位的几率,进而提升了系统的工作性能。
-
公开(公告)号:CN108701069A
公开(公告)日:2018-10-23
申请号:CN201680081579.6
申请日:2016-12-26
申请人: 株式会社电装
发明人: 山中隆广
CPC分类号: B60R16/0232 , B60R16/02 , B62D5/04 , B62D5/0463 , B62D6/00 , G06F1/24 , G06F11/07 , G06F11/0757 , G06F11/0793
摘要: 异常监视装置具备控制部(40)和监视部(20)。控制部具有执行自身诊断处理的自身诊断电路(41),在自身诊断处理的执行中,其它的处理被禁止。监视部具有异常监视电路(23)和复位电路(24)。异常监视电路监视控制部的异常。复位电路在由异常监视电路确定了控制部的异常的情况下,将控制部复位。异常监视电路判定自身诊断处理的结束,并且在自身诊断处理的执行中使控制部的异常监视无效化,并且在判定为自身诊断处理结束的情况下,开始控制部的异常监视。由此,能够适当地监视控制部的异常。
-
公开(公告)号:CN108649939A
公开(公告)日:2018-10-12
申请号:CN201810339445.0
申请日:2018-04-16
申请人: 芯原微电子(上海)有限公司
CPC分类号: H03K17/223 , G06F1/24
摘要: 本发明提供一种电源检测电路及方法,包括:根据上电或掉电情况接通或关断的电源开关模块;采样电源电压的分压采样模块;进行上电检测的电压比较模块;进行掉电检测的掉电检测模块;锁存电压比较模块传输的电压上升沿及掉电检测模块传输的低电平的脉冲锁存模块。接通电源电压,对电源电压进行分压采样,基于分压采样得到的信号进行上电检测;并对电源电压进行掉电检测;若上电完成则输出第一逻辑电平,并进行延时输出以确保系统稳定工作;若掉电则输出第二逻辑电平。本发明在具有掉电检测功能,且上电结束后零功耗,检测精度远远高于现有技术。
-
公开(公告)号:CN108475044A
公开(公告)日:2018-08-31
申请号:CN201680077368.5
申请日:2016-10-03
申请人: 索尼公司
发明人: 长坂英夫
CPC分类号: F24F11/30 , F24F11/52 , F24F11/58 , F24F11/64 , F24F11/65 , F24F11/89 , F24F2140/50 , G06F1/24 , G06F13/00
摘要: 为了促进在环境条件中操作的电子设备和测量环境条件的电子设备之间经由网络相互协作。提供了一种信息处理装置,包括:确定单元,用于基于表示在多个环境条件中的至少一个下操作的电子设备的操作条件类型的第一类型信息和表示测量所述多个环境条件中的至少一个的测量设备的测量条件类型的第二类型信息,确定否要将电子设备设置为使用来自测量设备的测量结果作为操作输入的设备。
-
公开(公告)号:CN108346444A
公开(公告)日:2018-07-31
申请号:CN201710755852.5
申请日:2017-08-29
申请人: 爱思开海力士有限公司
CPC分类号: G11C11/4096 , G06F1/24 , G11C7/06 , G11C7/065 , G11C7/10 , G11C7/1027 , G11C7/1039 , G11C8/10 , G11C8/12 , G11C11/4076 , G11C11/4093 , G11C16/04 , G11C16/08 , G11C16/10 , G11C16/32 , G11C2207/2245
摘要: 一种半导体器件包括控制信号发生电路和输入/输出(I/O)控制电路。控制信号发生电路产生第一读取控制信号和第二读取控制信号以及第一写入控制信号和第二写入控制信号。第一读取控制信号和第二读取控制信号中的一个以及第一写入控制信号和第二写入控制信号中的一个根据用于选择第一I/O线或第二I/O线的第一地址和第二地址的组合而被选择性使能。I/O控制电路响应于第一读取控制信号和第二读取控制信号而通过第一I/O线和第二I/O线中的任意一个来输出加载在第一内部I/O线和第二内部I/O线上的读取数据。此外,I/O控制电路响应于第一写入控制信号和第二写入控制信号而通过第一I/O线和第二I/O线中的任意一个来输出输入数据。
-
公开(公告)号:CN108345348A
公开(公告)日:2018-07-31
申请号:CN201710599626.2
申请日:2017-07-21
申请人: 三星电子株式会社
CPC分类号: G06F1/3296 , G06F1/24 , G06F1/3206 , G06F2213/0038 , H03K3/356 , G06F1/04 , G06F1/3243
摘要: 本发明提供一种半导体装置和操作半导体装置的方法。所述半导体装置包括:电力门控电路,包括同步复位触发器;保持电路,包括保持触发器;时钟管理电路,被配置为向电力门控电路和保持电路提供操作时钟;电力管理电路,被配置为将电力门控信号发送到电力门控电路、保持电路和时钟管理电路。电力门控电路被激活以进入电力降低模式。保持电路保持半导体装置的状态。当从电力降低模式退出时,电力管理电路被配置为在向保持电路发信号以取消保持状态之前完成电力门控电路的复位操作,恢复半导体装置的状态。
-
公开(公告)号:CN107992179A
公开(公告)日:2018-05-04
申请号:CN201711057918.X
申请日:2017-11-01
申请人: 湖北三江航天万峰科技发展有限公司
摘要: 本发明公开了一种多处理器平台的上下电和复位顺序控制装置,包括FPGA、第一电源控制模块和第一电源转换模块;FPGA接收第一电源控制模块发出的上电信号后,按照设定的上电控制逻辑依次输出电压控制信号,第一电源转换模块根据接收的电压控制信号将外部供电电源转换为相应的工作电压以控制多处理器平台上电;FPGA根据设定的复位控制逻辑依次输出复位信号,多处理器平台依次执行复位操作;FPGA接收第一电源控制模块发出的下电信号后,按照下电控制逻辑依次输出电压控制信号,第一电源转换模块根据接收的电压控制信号控制多处理器平台下电;本发明通过FPGA灵活控制多处理器平台的上、下电和复位顺序,使新研制的主板在调试中可以节省大量时间和精力,避免设计风险。
-
-
-
-
-
-
-
-
-