-
公开(公告)号:CN110050411A
公开(公告)日:2019-07-23
申请号:CN201680091466.4
申请日:2016-12-09
申请人: 华为技术有限公司
摘要: 本发明涉及一种用于将数字输入信号(x[n],110)转换为模拟输出信号(y)的数模转换器,即DAC(100)。所述DAC(100)包括:编码器(102),用于基于所述数字输入信号(110)生成一对三元信号(c1[n],c2[n],103,104);以及一对单比特DAC(105、106),耦合到所述编码器(102),并用于将所述一对三元信号(103、104)转换为一对模拟输出状态(y1[n],y2[n],107,108),其中,所述一对三元信号(103、104)中的每个三元信号(103、104)包括高态、零态和低态,所述高态、零态和低态在所述单比特DAC(105、106)处产生与所述各自三元信号(103、104)耦合的相应输出状态(107、108)。
-
公开(公告)号:CN110192345B
公开(公告)日:2021-04-09
申请号:CN201780083874.X
申请日:2017-01-18
申请人: 华为技术有限公司
IPC分类号: H03M1/74
摘要: 本发明涉及一种数模转换器(digital‑to‑analog converter,简称DAC)电路(100),包括:多个转换单元(103),每个转换单元(103)包括一对子单元(110、120),每个子单元(110)包括电流源(111)和开关(112),所述开关(112)用于将所述对应的电流源(111)切换到所述子单元(110)的输出(113);以及数字编码器(105),用于生成用于控制所述转换单元(103)的所述一对子单元(110、120)的所述开关(112、122)的数字编码输出信号(106),所述数字编码器(105)用于根据第一编码方案(101)或根据第二编码方案(102)选择性地生成所述数字编码输出信号(106)。
-
公开(公告)号:CN109690982B
公开(公告)日:2021-01-29
申请号:CN201680087805.1
申请日:2016-09-23
申请人: 华为技术有限公司
发明人: 彼得·帕尔默斯 , 尼尔斯·克里斯多夫斯 , 帕特里克·万德纳麦勒 , 乔纳斯·格拉尔杜斯·桑塞姆 , 科恩·科内利森
摘要: 本发明涉及一种用于直接数字调制器(direct digital modulator,DDM)(1120)的校准设备(1110),其中所述DDM(1120)包括多个元件(1121)以根据预先确定的星座基于对输入信号(1122)的调制生成输出信号(1124),所述校准设备(1110)包括:校准控制器(1111),用于向所述元件(1121)中的至少一个(1121a)提供激励(1113);以及测量设备(1112),用于测量响应于提供给所述至少一个元件(1121a)的所述激励(1113)的DDM(1120)输出信号(1124),其中所述校准控制器(1111)用于基于应用到所述DDM(1120)的输入的振荡信号和应用到所述DDM(1120)的误差补偿路径的反相振荡信号来提供所述激励(1113)。
-
公开(公告)号:CN110192345A
公开(公告)日:2019-08-30
申请号:CN201780083874.X
申请日:2017-01-18
申请人: 华为技术有限公司
IPC分类号: H03M1/74
摘要: 本发明涉及一种数模转换器(digital-to-analog converter,简称DAC)电路(100),包括:多个转换单元(103),每个转换单元(103)包括一对子单元(110、120),每个子单元(110)包括电流源(111)和开关(112),所述开关(112)用于将所述对应的电流源(111)切换到所述子单元(110)的输出(113);以及数字编码器(105),用于生成用于控制所述转换单元(103)的所述一对子单元(110、120)的所述开关(112、122)的数字编码输出信号(106),所述数字编码器(105)用于根据第一编码方案(101)或根据第二编码方案(102)选择性地生成所述数字编码输出信号(106)。
-
公开(公告)号:CN111262596A
公开(公告)日:2020-06-09
申请号:CN201911295884.7
申请日:2015-07-24
申请人: 华为技术有限公司
发明人: 彼得·纳茨 , 帕特里克·万德纳麦勒 , 科恩·科内利森
摘要: 本发明涉及一种通信装置(100),包括:第一混合器(101),用于在多个离散时间点k以第一采样频率fS,1对模拟输入信号XIN进行采样,以获取具有连续信号值的采样模拟输入信号XIN[k]以及通过基于多个缩放系数A[k]对所述采样模拟输入信号XIN[k]进行缩放来生成具有连续信号值的模拟输出信号XOUT;第二混合器(101')用于在多个离散时间点k以第二采样频率fS,2对模拟输入信号YIN进行采样,以获取具有连续信号值的采样模拟输入信号YIN[k]以及通过基于多个缩放系数B[k]对所述采样模拟输入信号YIN[k]进行缩放来生成具有连续信号值的模拟输出信号YOUT;以及本地振荡器(150),用于提供参考频率fREF以推导出所述第一采样频率fS,1和所述第二采样频率fS,2。
-
公开(公告)号:CN106716849B
公开(公告)日:2020-03-10
申请号:CN201580049269.1
申请日:2015-02-24
申请人: 华为技术有限公司
发明人: 帕特里克·万德纳麦勒 , 科恩·科内利森 , 彼得·纳茨
IPC分类号: H04B1/00
摘要: 本发明涉及一种使用具有混频频率fMIX的混频信号从模拟输入信号XIN产生模拟输出信号XOUT的混频器(100),所述混频器(100)包括:缩放器(110),其用于以采样频率fS在多个离散时间点k对所述模拟输入信号XIN进行采样从而获得具有连续信号值的采样模拟输入信号XIN[k],并用于通过基于多个缩放系数A[k]缩放所述采样模拟输入信号XIN[k]而产生具有连续信号值的所述模拟输出信号XOUT,其中所述缩放系数A[k]是所述混频信号的时间离散表示。
-
公开(公告)号:CN109690982A
公开(公告)日:2019-04-26
申请号:CN201680087805.1
申请日:2016-09-23
申请人: 华为技术有限公司
发明人: 彼得·帕尔默斯 , 尼尔斯·克里斯多夫斯 , 帕特里克·万德纳麦勒 , 乔纳斯·格拉尔杜斯·桑塞姆 , 科恩·科内利森
摘要: 本发明涉及一种用于直接数字调制器(direct digital modulator,DDM)(1120)的校准设备(1110),其中所述DDM(1120)包括多个元件(1121)以根据预先确定的星座基于对输入信号(1122)的调制生成输出信号(1124),所述校准设备(1110)包括:校准控制器(1111),用于向所述元件(1121)中的至少一个(1121a)提供激励(1113);以及测量设备(1112),用于测量响应于提供给所述至少一个元件(1121a)的所述激励(1113)的DDM(1120)输出信号(1124),其中所述校准控制器(1111)用于基于应用到所述DDM(1120)的输入的振荡信号和应用到所述DDM(1120)的误差补偿路径的反相振荡信号来提供所述激励(1113)。
-
公开(公告)号:CN109565290B
公开(公告)日:2021-06-22
申请号:CN201680088065.3
申请日:2016-09-23
申请人: 华为技术有限公司
发明人: 乌多·卡索斯 , 帕特里克·万德纳麦勒
IPC分类号: H04B1/00
摘要: 本文涉及一种用于直接数字射频调制器(directdigitalradiofrequencymodulator,简称DDRM)的数字前端(digitalfrontend,简称DFE)(100)。所述DFE包括:上采样单元(101),用于提供包括同相(in‑phase,简称I)和正交(quadrature,简称Q)信息(105)的上采样的4相数字基带(digitalbaseband,简称DBB)信号(107);转换单元(103),用于将所述上采样的4相DBB信号(107)转换为8相DBB信号(109)。
-
公开(公告)号:CN110050411B
公开(公告)日:2021-04-09
申请号:CN201680091466.4
申请日:2016-12-09
申请人: 华为技术有限公司
摘要: 本发明涉及一种用于将数字输入信号(x[n],110)转换为模拟输出信号(y)的数模转换器,即DAC(100)。所述DAC(100)包括:编码器(102),用于基于所述数字输入信号(110)生成一对三元信号(c1[n],c2[n],103,104);以及一对单比特DAC(105、106),耦合到所述编码器(102),并用于将所述一对三元信号(103、104)转换为一对模拟输出状态(y1[n],y2[n],107,108),其中,所述一对三元信号(103、104)中的每个三元信号(103、104)包括高态、零态和低态,所述高态、零态和低态在所述单比特DAC(105、106)处产生与所述各自三元信号(103、104)耦合的相应输出状态(107、108)。
-
公开(公告)号:CN111431483A
公开(公告)日:2020-07-17
申请号:CN202010137649.3
申请日:2015-02-24
申请人: 华为技术有限公司
发明人: 帕特里克·万德纳麦勒 , 科恩·科内利森 , 彼得·纳茨
IPC分类号: H03D7/16
摘要: 本发明涉及一种使用具有混频频率fMIX的混频信号从模拟输入信号XIN产生模拟输出信号XOUT的混频器(100),所述混频器(100)包括:缩放器(110),其用于以采样频率fS在多个离散时间点k对所述模拟输入信号XIN进行采样从而获得具有连续信号值的采样模拟输入信号XIN[k],并用于通过基于多个缩放系数A[k]缩放所述采样模拟输入信号XIN[k]而产生具有连续信号值的所述模拟输出信号XOUT,其中所述缩放系数A[k]是所述混频信号的时间离散表示。
-
-
-
-
-
-
-
-
-